[发明专利]一种用于提高半导体器件性能的硅化物掩模刻蚀方法有效
申请号: | 201110265270.1 | 申请日: | 2011-09-08 |
公开(公告)号: | CN102446857A | 公开(公告)日: | 2012-05-09 |
发明(设计)人: | 俞柳江;李全波 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H01L21/8238 | 分类号: | H01L21/8238;H01L21/311 |
代理公司: | 上海新天专利代理有限公司 31213 | 代理人: | 王敏杰 |
地址: | 201210 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种用于提高半导体器件性能的硅化物掩模刻蚀方法,主要是一种用于提高半导体器件性能的硅化物掩模刻蚀方法,包括:于一CMOS器件的半导体基底上覆盖一层与NMOS器件及PMOS器件的栅极侧墙同材质的硅化物掩模层;以光阻材料层覆盖PMOS器件区域;对NMOS器件区域的硅化物掩模层进行第一次刻蚀,使覆盖于NMOS器件区域的硅化物掩模层被部分刻蚀,且横向刻蚀深度大于纵向刻蚀深度;去除光阻材料层;对硅化物掩模层进行第二次刻蚀,使覆盖于NMOS器件栅极侧墙表面及PMOS器件栅极侧墙表面的硅化物掩模层被部分刻蚀,并使覆盖于其它区域的硅化物掩模层被完全刻蚀,且横向刻蚀深度小于纵向刻蚀深度。 | ||
搜索关键词: | 一种 用于 提高 半导体器件 性能 硅化物掩模 刻蚀 方法 | ||
【主权项】:
一种用于提高半导体器件性能的硅化物掩模刻蚀方法,其特征在于,具体包括如下步骤:步骤a、于一含有NMOS和PMOS器件的半导体基底上覆盖一层与所述NMOS器件及PMOS器件的栅极侧墙同材质的硅化物掩模层;步骤b、以一光阻材料层覆盖所述PMOS器件区域;步骤c、对所述NMOS器件区域的硅化物掩模层进行第一次刻蚀,使覆盖于所述NMOS器件区域的硅化物掩模层被部分刻蚀,且使横向刻蚀速率大,纵向刻蚀速率小;步骤d、去除所述光阻材料层;步骤e、对所述硅化物掩模层进行第二次刻蚀,使覆盖于所述NMOS器件栅极侧墙表面及所述PMOS器件栅极侧墙表面的硅化物掩模层被部分刻蚀,并使覆盖于其它区域的硅化物掩模层被完全刻蚀,且使横向刻蚀速率小,纵向刻蚀速率大;步骤f、于所述半导体基底上进行自对准硅化物形成工艺,形成金属硅化物区域;步骤g、于所述半导体基底表面形成一通孔刻蚀停止层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110265270.1/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造