[发明专利]存储器的制造方法有效
申请号: | 201110327924.9 | 申请日: | 2011-10-25 |
公开(公告)号: | CN103077925A | 公开(公告)日: | 2013-05-01 |
发明(设计)人: | 马燕春;王友臻;何其旸;金龙灿 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L21/8247 | 分类号: | H01L21/8247 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 屈蘅;李时云 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭示了一种存储器的制造方法,包括提供一半导体衬底,其上依次形成有氧化层、浮栅层、ONO层、控制栅层、罩氧化层和底部抗反射涂层,所述浮栅层中具有隔离凹槽;进行第一次刻蚀和第二次刻蚀,刻蚀所述控制栅层,保留位于所述隔离凹槽中的控制栅层的部分;进行第三次刻蚀和进行第四次刻蚀;去除剩余的光刻胶、底部抗反射涂层和罩氧化层。所述存储器的制造方法,进行四次刻蚀工艺,通过在第二次刻蚀过程中,保留位于隔离凹槽中控制栅层的部分厚度,从而在后续刻蚀过程中,作为刻蚀的阻挡,从而保护了隔离凹槽下方的半导体衬底中的硅材料,减少了半导体衬底损伤,提高了存储器器件的性能。 | ||
搜索关键词: | 存储器 制造 方法 | ||
【主权项】:
一种存储器的制造方法,包括:提供一半导体衬底,所述半导体衬底上依次形成有氧化层、浮栅层、ONO层、控制栅层、罩氧化层和底部抗反射涂层,所述浮栅层中具有隔离凹槽;在所述底部抗反射涂层上形成图案化的光刻胶,所述图案化的光刻胶遮蔽待形成浮栅和控制栅的位置;进行第一次刻蚀,刻蚀所述底部抗反射涂层、罩氧化层和部分控制栅层;进行第二次刻蚀,刻蚀所述控制栅层,以形成控制栅,所述隔离凹槽中保留部分厚度的控制栅层;进行第三次刻蚀,刻蚀所述ONO层、及所述隔离凹槽中保留部分厚度的控制栅层;进行第四次刻蚀,刻蚀所述浮栅层以及剩余的控制栅层和ONO层,以形成浮栅;去除所述图案化的光刻胶、底部抗反射涂层以及罩氧化层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110327924.9/,转载请声明来源钻瓜专利网。
- 上一篇:联系人管理方法和系统
- 下一篇:一种火焰燃烧稳定性自动监测方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造