[发明专利]在处理器中控制不同锁相环输出时钟的控制系统和方法有效
申请号: | 201110345203.0 | 申请日: | 2011-11-04 |
公开(公告)号: | CN102394641A | 公开(公告)日: | 2012-03-28 |
发明(设计)人: | 李磊;陈云霁;苏孟豪 | 申请(专利权)人: | 龙芯中科技术有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099;H03L7/18 |
代理公司: | 北京远大卓悦知识产权代理事务所(普通合伙) 11369 | 代理人: | 史霞 |
地址: | 100190 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种在处理器中控制不同锁相环输出时钟的控制系统和方法。其系统包括配置模块(5),用于配置在处理器中的至少两个时钟模块(11、12)的频率比值,得到所述至少两个时钟模块(11、12)的最优频率比值;相位模块(6),用于通过周期性检测至少两个时钟模块(11、12)的时钟相位,计算并监控实际相位差和最优相位差;微调模块(7),用于判断并动态调节纠正其中一时钟模块的锁相环的时钟频率,使得所述至少两个时钟模块(11、12)的频率比值的对应关系得以保证。其使得多个不同时钟域内的锁相环的输出时钟可控,保证锁相环的输出时钟之间的对应关系在可控范围内。 | ||
搜索关键词: | 处理器 控制 不同 锁相环 输出 时钟 控制系统 方法 | ||
【主权项】:
一种在处理器中控制不同锁相环输出时钟的控制系统,其特征在于,包括相位模块(6)以及微调模块(7),其中:所述相位模块(6),用于通过周期性检测在处理器中的至少两个时钟模块(11、12)的时钟相位,计算并监控根据检测的时钟相位计算得到的实际相位差和根据最优频率比值计算得到的最优相位差,并输出监控结果到微调模块(7);所述微调模块(7),用于根据相位模块(6)检测相位的监控结果,判断并动态调节纠正其中一时钟模块的锁相环的时钟频率,使得所述至少两个时钟模块(11、12)的频率比值的对应关系得以保证。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙芯中科技术有限公司,未经龙芯中科技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110345203.0/,转载请声明来源钻瓜专利网。