[发明专利]半导体集成电路装置有效
申请号: | 201110416437.X | 申请日: | 2011-12-14 |
公开(公告)号: | CN102569164A | 公开(公告)日: | 2012-07-11 |
发明(设计)人: | 岩松俊明 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | H01L21/762 | 分类号: | H01L21/762;H01L21/336;H01L27/12 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 高科 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种半导体集成电路装置。在混载有I/O用体部和核心逻辑用SOI部的体与SOI混合型CMIS元件中,为了实现阈值电压控制的最佳化,必须使用多个栅极堆栈,因而存在工艺及结构变复杂的问题。本发明是在具有High-k栅极绝缘膜及金属栅极电极的SOI型半导体CMISFET集成电路装置中,通过向任一背栅极半导体区域导入杂质,从而调整对应部分的MISFET的阈值电压。 | ||
搜索关键词: | 半导体 集成电路 装置 | ||
【主权项】:
一种半导体集成电路装置,其特征在于,包括:(a)具有第1主面及第2主面的半导体芯片;(b)设置在所述半导体芯片的所述第1主面上的SOI区域;(c)设置在所述SOI区域内的第一N沟道MISFET区域及第一P沟道MISFET区域;(d)为所述半导体芯片的所述第1主面侧、设置在所述第一N沟道MISFET区域内且具有High‑k绝缘膜的第1栅极绝缘膜及具有金属层的第1栅极电极膜;(e)为所述半导体芯片的所述第1主面侧、设置在所述第一P沟道MISFET区域内且具有High‑k绝缘膜的第2栅极绝缘膜及具有金属层的第2栅极电极膜;(f)在所述半导体芯片的内部、设置在所述第一N沟道MISFET区域内的N型MISFET背栅极杂质掺杂半导体区域;以及(g)在所述半导体芯片的内部、设置在所述第一P沟道MISFET区域内的P型MISFET背栅极杂质掺杂半导体区域;其中,所述N型MISFET背栅极杂质掺杂半导体区域或所述P型MISFET背栅极杂质掺杂半导体区域处于基准电位及电源电位以外的电位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110416437.X/,转载请声明来源钻瓜专利网。
- 上一篇:三维图像显示装置及其驱动方法
- 下一篇:控制装置、控制方法及计算机程序
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造