[发明专利]半导体集成电路装置有效

专利信息
申请号: 201110416437.X 申请日: 2011-12-14
公开(公告)号: CN102569164A 公开(公告)日: 2012-07-11
发明(设计)人: 岩松俊明 申请(专利权)人: 瑞萨电子株式会社
主分类号: H01L21/762 分类号: H01L21/762;H01L21/336;H01L27/12
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 高科
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种半导体集成电路装置。在混载有I/O用体部和核心逻辑用SOI部的体与SOI混合型CMIS元件中,为了实现阈值电压控制的最佳化,必须使用多个栅极堆栈,因而存在工艺及结构变复杂的问题。本发明是在具有High-k栅极绝缘膜及金属栅极电极的SOI型半导体CMISFET集成电路装置中,通过向任一背栅极半导体区域导入杂质,从而调整对应部分的MISFET的阈值电压。
搜索关键词: 半导体 集成电路 装置
【主权项】:
一种半导体集成电路装置,其特征在于,包括:(a)具有第1主面及第2主面的半导体芯片;(b)设置在所述半导体芯片的所述第1主面上的SOI区域;(c)设置在所述SOI区域内的第一N沟道MISFET区域及第一P沟道MISFET区域;(d)为所述半导体芯片的所述第1主面侧、设置在所述第一N沟道MISFET区域内且具有High‑k绝缘膜的第1栅极绝缘膜及具有金属层的第1栅极电极膜;(e)为所述半导体芯片的所述第1主面侧、设置在所述第一P沟道MISFET区域内且具有High‑k绝缘膜的第2栅极绝缘膜及具有金属层的第2栅极电极膜;(f)在所述半导体芯片的内部、设置在所述第一N沟道MISFET区域内的N型MISFET背栅极杂质掺杂半导体区域;以及(g)在所述半导体芯片的内部、设置在所述第一P沟道MISFET区域内的P型MISFET背栅极杂质掺杂半导体区域;其中,所述N型MISFET背栅极杂质掺杂半导体区域或所述P型MISFET背栅极杂质掺杂半导体区域处于基准电位及电源电位以外的电位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110416437.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top