[发明专利]使用受控时钟抖动的分数杂散减小在审
申请号: | 201180036819.8 | 申请日: | 2011-07-26 |
公开(公告)号: | CN103026629A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | L·罗马诺;A·文卡;S·达尔托索;A·米拉尼;B·布鲁恩 | 申请(专利权)人: | 马维尔国际贸易有限公司 |
主分类号: | H03L7/16 | 分类号: | H03L7/16 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 酆迅 |
地址: | 巴巴多斯*** | 国省代码: | 巴巴多斯;BB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在一个实施例中,装置包括抖动生成器,被配置为接收基准时钟;向基准时钟添加抖动;以及向锁相环路(PLL)输出具有被添加抖动的基准时钟。PPL被用于生成用于收发机的本地振荡器(LO)。抖动控制器向所述抖动生成器输出信号以控制被添加到基准时钟的抖动的特性。具有被添加抖动的基准时钟被用于减小由耦合入PLL的射频(RF)攻击者所引起的分数杂散。 | ||
搜索关键词: | 使用 受控 时钟 抖动 分数 减小 | ||
【主权项】:
一种装置,包括:抖动生成器,被配置为:接收基准时钟;向所述基准时钟添加抖动;以及向锁相环路(PLL)输出具有被添加抖动的所述基准时钟,所述PLL被用于生成用于收发机的本地振荡器(LO)信号,以及抖动控制器,被配置为向所述抖动生成器输出信号,以控制被添加到所述基准时钟的所述抖动的特性,其中具有被添加抖动的所述基准时钟被用于减小由耦合入所述PLL的射频(RF)攻击者所引起的分数杂散。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于马维尔国际贸易有限公司,未经马维尔国际贸易有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201180036819.8/,转载请声明来源钻瓜专利网。