[发明专利]时钟同步方法、装置及具有该装置的射频芯片电路有效
申请号: | 201210090005.9 | 申请日: | 2012-03-29 |
公开(公告)号: | CN102624382A | 公开(公告)日: | 2012-08-01 |
发明(设计)人: | 李志俊;郑卫国;叶晖;梁晓峰;罗伟良 | 申请(专利权)人: | 广州市广晟微电子有限公司 |
主分类号: | H03L7/06 | 分类号: | H03L7/06 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 逯长明 |
地址: | 510630 广东省广州市天*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种时钟同步方法、装置及具有该装置的射频芯片电路,其方法为:在射频芯片复位和发射电路不工作时,使带相位处理的计数器清零,生成同步时钟为0电平以降低射频芯片的功耗;该同步时钟在接收到内部时钟同步脉冲时,其相位根据内部时钟上升沿调整;该同步时钟在接收到外部时钟同步脉冲时,其相位根据外部时钟上升沿调整;同时,在未接收到内部或外部时钟同步脉冲的情况下,也可通过复用PLL电路使带相位处理的计数器生成相位可调的生成同步时钟。相位可调确保了时钟沿和数据的相位关系,使射频芯片可以正确接收需发射的数据,通过上述本发明公开的方法能够实现低依赖性、低成本且低功耗的目的。 | ||
搜索关键词: | 时钟 同步 方法 装置 具有 射频 芯片 电路 | ||
【主权项】:
一种时钟同步的方法,其特征在于,包括:当射频芯片处于复位状态或相应模块为非工作状态时,使带相位处理的计数器清零;当所述带相位处理的计数器接收到启动工作的信号时,所述带相位处理的计数器对接收的锁相环PLL电路生成的高频时钟进行分频,并调整初始相位,生成第一同步时钟作为所需的同步时钟输出;在工作过程中实时判断所述带相位处理的计数器是否接收到内部时钟同步脉冲;如果是,所述带相位处理的计数器则以内部时钟的上升沿为基准进行相位调整,生成第二同步时钟作为所需同步时钟输出;如果否,判断所述带相位处理的计数器是否接收到外部时钟同步脉冲,如果是,所述带相位处理的计数器则依据检测到的外部时钟的上升沿进行相位调整,生成第三同步时钟信号作为所需同步时钟输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州市广晟微电子有限公司,未经广州市广晟微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210090005.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种新型防皱西服
- 下一篇:一种多管阀门式进风炉排