[发明专利]基于DLL时钟恢复的高速串行IO接口可测试性设计方法和系统在审
申请号: | 201210090546.1 | 申请日: | 2012-03-30 |
公开(公告)号: | CN103364714A | 公开(公告)日: | 2013-10-23 |
发明(设计)人: | 冯建华;谢顺婷 | 申请(专利权)人: | 北京大学 |
主分类号: | G01R31/317 | 分类号: | G01R31/317 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100871 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于DLL时钟恢复的高速串行IO接口可测试性设计方法和系统。该方法的思想是:DLL时钟恢复电路可提供一组不同相位的时钟,设置DLL测试控制单元的控选信号,可利用这组多相位时钟产生采样点的测试时钟,在UI不同位置采样数据;内建BERT生成测试向量,检测、统计误码,测试误码率浴盆图,之后由抖动分离程序根据选通点位置和误码率信息拟合出随机抖动和确定抖动,并估计误码率。该方法还可测试抖动容限、灵敏度等参数,并为系统级可测试性提供了条件。本发明用内部时钟作为测试时钟,可保证高的测试精度,内建测试电路规模小且实现简单,测试流程不涉及ATE的使用,可有效降低高速串行IO接口依赖台式仪器测试的成本,并缩短测试时间。 | ||
搜索关键词: | 基于 dll 时钟 恢复 高速 串行 io 接口 测试 设计 方法 系统 | ||
【主权项】:
一种基于DLL时钟恢复的高速串行IO接口可测试性设计方法和系统,其特征在于,包含三部分:设计BIST电路模块、基于该BIST设计测试流程、实现多项测试内容的测试;其中,BIST电路包含两个模块:1)误码率测试器BERT模块,如图2所示,包含向量生成器(Pattern Generator)和误码检测器(Error Detection)两部分,其中向量生成器生成测试数据,包含两种类型的测试向量:进行抖动、误码率测试的伪随机序列测试数据,由线性反馈移位寄存器构成的PRBS模块产生;进行抖动容限测试、时钟恢复电路灵敏度测试的测试数据,由最坏情况核(Worst Case Core)产生;误码检测器由序列检测器、数据比较器和误码计数器、比特计数器四部分构成,对测试点选通数据进行误码检测并对误码计数,最终转换为误码率;2)DLL时钟恢复电路测试控制单元,如图3所示,由计数器实现,作用在于对DLL不同相位时钟进行控选,控选原则依赖于对测试选通点的选择,通过对不同相位时钟的选通,实现对传输数据在单位时间间隔(UI)内不同位置的采样,进行误码率浴盆图的测试。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210090546.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种节能降耗铝合金光电导线
- 下一篇:一种防护勾连体及由其组成的堆砌空间结构