[发明专利]雷达信号控制系统及方法无效
申请号: | 201210295477.8 | 申请日: | 2012-08-17 |
公开(公告)号: | CN103592631A | 公开(公告)日: | 2014-02-19 |
发明(设计)人: | 陈洁;陈超;孟升卫;方广有;阴和俊 | 申请(专利权)人: | 中国科学院电子学研究所 |
主分类号: | G01S7/02 | 分类号: | G01S7/02 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 宋焰琴 |
地址: | 100080 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种雷达信号控制系统和方法,该系统包括:差分时钟信号产生单元,产生同步的第一路差分时钟信号和第二路差分时钟信号,该第一路差分时钟信号作为FPGA单元的工作时钟;FPGA单元,依据采样参数产生延时控制字至延时单元,依据采样启动信号产生接收触发脉冲,并在接收触发脉冲的触发下,接收来自采样单元的雷达回波数据转发至控制单元;第一延时通道,根据由FPGA单元输入的延时控制字对第二路差分时钟信号进行延时;采样单元,用于利用延时后的第二路差分时钟信号作为采样时钟对雷达回波信号进行采样,并将采样得到的雷达回波数据转发至FPGA单元。本发明可以实现相对时间基准可变时刻的数据采集。 | ||
搜索关键词: | 雷达 信号 控制系统 方法 | ||
【主权项】:
一种雷达信号控制系统,包括:差分时钟信号产生单元,用于产生同步的第一路差分时钟信号和第二路差分时钟信号,该第一路差分时钟信号被传送至FPGA单元作为其工作时钟,该第二路差分时钟信号被传送至延时单元;控制单元,用于传送采样参数和采样启动信号至FPGA单元,并接收来自FPGA单元传送的雷达回波数据;FPGA单元,与所述差分时钟信号产生单元、控制单元相连接,用于依据采样参数产生延时控制字并将该延时控制字传送至延时单元,依据采样启动信号产生接收触发脉冲,并在所述接收触发脉冲的触发下,接收来自采样单元的雷达回波数据,并将其转发至控制单元;延时单元,与所述FPGA单元、差分时钟信号产生单元相连接,用于根据从FPGA单元接收的延时控制字对输入的信号进行延时,包括:第一延时通道,与所述差分时钟信号产生单元相连接,用于根据由FPGA单元输入的延时控制字对第二路差分时钟信号进行延时,其中,delay<T,delay为所述延时的延时量,T为采样单元中采样时钟的采样周期;以及,采样单元,其模拟信号输入端与接收天线相连接,用于利用延时后的第二路差分时钟信号作为采样时钟对雷达回波信号进行采样,并将采样得到的雷达回波数据转发至FPGA单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院电子学研究所,未经中国科学院电子学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210295477.8/,转载请声明来源钻瓜专利网。
- 上一篇:GPS定位导航方法
- 下一篇:一种LED器件光电热集成的测试系统及方法