[发明专利]一种多通道高速并行交替ADC采样电路无效
申请号: | 201210339516.X | 申请日: | 2012-09-13 |
公开(公告)号: | CN102868406A | 公开(公告)日: | 2013-01-09 |
发明(设计)人: | 阎波;焦少波;沈建;姚远;林水生;李广军 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03M1/36 | 分类号: | H03M1/36 |
代理公司: | 电子科技大学专利中心 51203 | 代理人: | 李明光 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种多通道高速并行交替ADC采样电路,包括模拟差分信号输入模块、时钟产生和分相模块、并行ADC模块、数据传输模块,模拟差分信号输入模块的各数据输出端与并行ADC模块中对应的各数据输入端相连,时钟产生和分相模块的各时钟输出端与并行ADC模块中对应的各时钟输入端相连,并行ADC模块的各数据输出端与数据传输模块相连;分相单元由无源功率分配器组成,无源功率分配器将输入的时钟相位等分后输出。本发明使用无源功率分配器完成对时钟信号的分相,由于不需要电源供电,其受干扰较小,对时钟信号分相精确度高,时钟抖动小。 | ||
搜索关键词: | 一种 通道 高速 并行 交替 adc 采样 电路 | ||
【主权项】:
一种多通道高速并行交替ADC采样电路,包括模拟差分信号输入模块、时钟产生和分相模块、并行ADC模块、数据传输模块,模拟差分信号输入模块的各数据输出端与并行ADC模块中对应的各数据输入端相连,时钟产生和分相模块的各时钟输出端与并行ADC模块中对应的各时钟输入端相连,并行ADC模块的各数据输出端与数据传输模块相连;时钟产生和分相模块包括时钟产生单元、分相单元、单端转差分单元,时钟产生单元的输出端与分相单元的输入端相连,分相单元的各输出端对应连接一个单端转差分单元,各单端转差分单元的输出端为时钟产生和分相模块的各时钟输出端;其特征在于,所述分相单元由无源功率分配器组成,无源功率分配器将输入的时钟相位等分后输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210339516.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种IKE协商方法
- 下一篇:一种可远程控制的翘板式智能开关