[发明专利]驱动器及低抖动串行信号的输出方法有效
申请号: | 201210439012.5 | 申请日: | 2012-11-06 |
公开(公告)号: | CN103812497B | 公开(公告)日: | 2017-02-15 |
发明(设计)人: | 倪陈志;王洪魁 | 申请(专利权)人: | 珠海全志科技股份有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185;H03K19/20 |
代理公司: | 广州华进联合专利商标代理有限公司44224 | 代理人: | 陈振,李双皓 |
地址: | 519080 广东省珠海市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种驱动器及低抖动串行信号的输出方法,其中驱动器包括数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。本发明提供的驱动器及低抖动串行信号的输出方法通过对电路合理的结构设计,最终输出具有低抖动量的串行信号。 | ||
搜索关键词: | 驱动器 抖动 串行 信号 输出 方法 | ||
【主权项】:
一种驱动器,所述驱动器集成在一个系统电路中,其特征在于,所述驱动器包括数据时序调整模块,预驱动器和输出驱动器,其中:所述数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;所述预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;所述输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海全志科技股份有限公司,未经珠海全志科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210439012.5/,转载请声明来源钻瓜专利网。