[实用新型]一种多摩川编码器的曼彻斯特编码的解码电路有效
申请号: | 201220174750.7 | 申请日: | 2012-04-24 |
公开(公告)号: | CN202696582U | 公开(公告)日: | 2013-01-23 |
发明(设计)人: | 陈琳;潘海鸿;钟文;韦庆情;刘雪;罗海国;黄炳琼 | 申请(专利权)人: | 广西大学 |
主分类号: | H03M5/12 | 分类号: | H03M5/12 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 530004 广西*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开一种多摩川编码器的曼彻斯特编码的解码电路,其采用可编程逻辑器件实现多摩川编码器的曼彻斯特编码的解码电路,可编程逻辑器件中至少包括同步头检测单元、使能信号产生单元、曼彻斯特码解码单元、同步时钟提取单元、串并转换单元、CRC校验单元、数据寄存器组单元和并行接口单元。本实用新型可以替代已有的专用转换芯片,采用可编程逻辑器件实现对多摩川编码器的曼彻斯特编码的解码、串并转换、CRC校验和数据分离等处理,具有设计灵活,可靠性高,实用性强等特点。该电路可运用于通讯技术、信号处理、伺服控制等领域,实现对多摩川编码器信号的检测与处理,具有很好的实际应用价值。 | ||
搜索关键词: | 一种 多摩川 编码器 曼彻斯特 编码 解码 电路 | ||
【主权项】:
一种多摩川编码器的曼彻斯特编码的解码电路,其特征在于:采用可编程逻辑器件实现多摩川编码器的曼彻斯特编码的解码电路,所述可编程逻辑器件中至少包括同步头检测单元、使能信号产生单元、曼彻斯特码解码单元、同步时钟提取单元、串并转换单元、CRC校验单元、数据寄存器组单元和并行接口单元; 所述同步头检测单元的输出端分别与使能信号产生单元和曼彻斯特码解码单元的输入端连接,所述使能信号产生单元的输出端分别与曼彻斯特码解码单元、同步时钟提取单元、串并转换单元和CRC校验单元的输入端连接,所述曼彻斯特码解码单元和同步时钟提取单元的输出端分别与串并转换单元的输入端连接,所述串并转换单元的输出端分别与CRC校验单元和数据寄存器组单元的输入端连接,所述CRC校验单元的输出端与数据寄存器组单元的输入端连接,所述数据寄存器组单元的输出端与并行接口单元的输入端连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西大学,未经广西大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220174750.7/,转载请声明来源钻瓜专利网。
- 上一篇:实时工业以太网EtherCAT主站系统
- 下一篇:双调谐锁相式快跳源