[发明专利]一种基于定长协议数据包长度异常的处理方法有效
申请号: | 201310108509.3 | 申请日: | 2013-03-29 |
公开(公告)号: | CN103220168A | 公开(公告)日: | 2013-07-24 |
发明(设计)人: | 周渊;王琦;贾依菲;赵俊艺;宋宝相 | 申请(专利权)人: | 西安空间无线电技术研究所 |
主分类号: | H04L12/24 | 分类号: | H04L12/24;H04L1/00 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 安丽 |
地址: | 710100 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于定长协议数据包长度异常的处理方法;首先将输入的数据流同步后,通过有序的写调度,将数据包依次写入一组双端口RAM中,实现将长包截短的处理;然后通过有序的读调度,将数据包从双端口RAM中读出,实现将短包补长的处理。根据不同的应用场合,通过增加双端口RAM的块数或提高读取双端口RAM中数据的速度,可以有效提高抵抗短包错误的性能。本发明采用的一种基于定长协议数据包长度异常的处理方法,可以适应不同长度错误情况下的数据包定长处理,最大程度地保留了长度异常的数据包中的有效数据,而不是简单的丢弃;本方法简单实用,易于在FPGA或ASIC上实现。 | ||
搜索关键词: | 一种 基于 定长 协议 数据包 长度 异常 处理 方法 | ||
【主权项】:
一种基于定长协议数据包长度异常的处理方法,其特征在于步骤如下:1)对输入的数据流进行提同步处理,并对每一个数据包的字节长度进行计数和检查;2)将步骤1)中进行同步处理和长度检查后的数据包按顺序依次写入N个双端口RAM中,在写入数据的过程中将长数据包截短至长度L;之后再将N个双端口RAM中的数据包按顺序依次读出;同时设置一个写计数器,记录写入每个双端口RAM中数据包的字节数;每写一次双端口RAM后重置该写计数器;所述写计数器的值小于或等于L;所述的双端口RAM的储存深度不小于L,且每块双端口RAM一次只存储一个数据包;3)根据步骤2)中所述的写计数器的值,决定是否需要对从第i块双端口RAM中读取的数据包进行补长处理;当写计数器的值等于L时,则直接从该写计数器对应的双端口RAM中读出L个字节的数据包;当写计数器的值小于L时,将储存在第i块双端口RAM中的数据全部读出,数据不足L的部分填充固定值,直至将读出的数据包补长至L;所述的固定值区别于从第i块双端口RAM中读出的真实数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310108509.3/,转载请声明来源钻瓜专利网。
- 上一篇:无线传感器网络静止目标定位方法及系统
- 下一篇:晶圆缺陷抽样检测系统及其方法