[发明专利]高速实时频域脉冲压缩器及其处理方法无效
申请号: | 201310120638.4 | 申请日: | 2013-03-25 |
公开(公告)号: | CN103197287A | 公开(公告)日: | 2013-07-10 |
发明(设计)人: | 史江义;汤海华;马佩军;谢辉辉;申昌龙;舒浩;付荣;张顺平;尤子威 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G01S7/28 | 分类号: | G01S7/28 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 田文英;王品华 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种高速实时频域脉冲压缩器及其处理方法,本发明的频域脉冲压缩器包括采用流水线方式连接的预处理模块、FFT输入模块、FFT运算模块、输出处理模块和匹配处理模块。本发明的频域脉冲压缩处理方法的具体步骤为:1、初始参数配置;2、数据预处理;3、FFT处理;4、数据匹配处理;5、IFFT处理;6、结果输出。本发明主要解决现有脉冲压缩技术适用性差、硬件规模大的问题;通过对处理点数和匹配系数进行实时配置以及分时复用FFT运算模块,本发明的脉冲压缩器可实现对不同数据点数和不同雷达波形的脉冲压缩处理,并具有硬件规模小、实时处理能力强的特性。 | ||
搜索关键词: | 高速 实时 脉冲 压缩器 及其 处理 方法 | ||
【主权项】:
一种高速实时频域脉冲压缩器,包括采用流水线方式连接的预处理模块,FFT输入模块,FFT运算模块,输出处理模块和匹配处理模块;所述预处理模块通过数据总线和控制总线与FFT输入模块相连;所述FFT输入模块通过数据总线和控制总线与FFT运算模块相连;所述FFT运算模块通过数据总线和控制总线与输出处理模块相连;所述输出处理模块有两路输出,其中一路输出通过数据总线和控制总线与匹配处理模块相连,另一路输出则是整个脉冲压缩器的输出;所述匹配处理模块通过数据总线和控制总线与FFT输入模块相连;其中:所述预处理模块,用于将输入数据的个数补零至2n(n=2,3,4,5,……),并将结果输出到FFT输入模块;所述FFT输入模块,用于依据内部状态寄存器的状态值,将对应的输入端口的数据输出到FFT模块;所述FFT运算模块,用于对来自FFT输入模块的数据进行2n(n=2,3,4,5,……)点的快速傅里叶变换,并将运算结果输出到输出处理模块;所述输出处理模块,用于依据其内部状态寄存器的状态值,对来自FFT运算模块的数据进行处理,当状态值为0时,将数据输出到匹配处理模块,当状态值为1时,将数据的实虚部对调,得到最终结果,并输出最终结果;所述匹配处理模块,用于对来自FFT模块的数据进行匹配运算,并将匹配运算的结果数据进行截位操作后输出到FFT输入模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310120638.4/,转载请声明来源钻瓜专利网。