[发明专利]存储控制器及其电力节约方法有效
申请号: | 201310329027.0 | 申请日: | 2013-06-04 |
公开(公告)号: | CN103714857B | 公开(公告)日: | 2017-03-01 |
发明(设计)人: | A·苏布拉马尼安;F·K·H·李;J·贝罗拉多;X·唐;L·曾 | 申请(专利权)人: | SK海尼克斯存储技术公司 |
主分类号: | G11C16/34 | 分类号: | G11C16/34 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙)11363 | 代理人: | 李少丹,许伟群 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及使用比特误差的下边界的电力节约技术。获得读回比特序列以及电荷约束信息。至少部分地基于读回比特序列和电荷约束信息来确定与读回比特序列相关联的若干比特误差的下边界。比较下边界和与误差校正解码器相关联的误差校正能力阈值。如果下边界大于或等于误差校正能力阈值,则预测误差校正解码失败,并且响应于预测来配置组件以节约电力。 | ||
搜索关键词: | 存储 控制器 及其 电力 节约 方法 | ||
【主权项】:
一种存储控制器,其包括:I/O接口,其被配置为从存储器读取比特序列,以获得读回比特序列;缓冲器,其被配置为从I/O接口接收读回比特序列,以及将读回比特序列传递至误差校正解码器;误差校正解码器,其被配置为对读回比特序列执行误差校正解码;以及解码失败预测器,其被配置为:至少部分地基于以下来确定与读回比特序列相关联的比特误差的数目的下边界:读回比特序列的电荷,其中,给定比特序列的电荷与给定比特序列中的1的数目与0的数目之间的差相关联;以及电荷约束信息,其包括与对应于读回比特序列的写入比特序列相关联的一个或更多个电荷;比较下边界和与误差校正解码器相关联的误差校正能力阈值;并且如果下边界大于或等于误差校正能力阈值,则执行以下中的一个或更多个:指挥误差校正解码器终止已经在读回比特序列上开始的误差校正解码;指挥缓冲器丢弃读回比特序列,其中误差校正解码器还未开始处理读回比特序列;或者指挥I/O接口取消读取与读回比特序列相关联的段。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于SK海尼克斯存储技术公司,未经SK海尼克斯存储技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310329027.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种X横向间歇互补组合运动系统
- 下一篇:一种新型配套模胎类工装结构