[发明专利]一种异步缓存方法、异步缓存器及集成电路在审
申请号: | 201310455730.6 | 申请日: | 2013-09-26 |
公开(公告)号: | CN104516710A | 公开(公告)日: | 2015-04-15 |
发明(设计)人: | 邵淑媛;黄雷 | 申请(专利权)人: | 快捷半导体(苏州)有限公司 |
主分类号: | G06F5/10 | 分类号: | G06F5/10 |
代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 武晨燕;张振伟 |
地址: | 215021 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种异步缓存方法,按照第二异步缓存器中间部分地址块的编码和虚拟地址块的编码对第一异步缓存器的地址块进行编码,所述第一异步缓存器的深度为小于第二异步缓存器的深度的任意偶数个地址块,所述第一异步缓存器在读写数据过程中,按照读或写指针指示的地址块的编码确定自身的状态;本发明同时还公开了一种异步缓存器及集成电路,通过本发明的方案,能够使异步缓存器的深度更加符合需求,避免使用大深度异步缓存器时,浪费较多寻址空间,并且结构简单,易于电路实现,尽可能的减小了异步缓存器的尺寸,更加利于使用异步缓存器的设备的小型化。 | ||
搜索关键词: | 一种 异步 缓存 方法 集成电路 | ||
【主权项】:
一种异步缓存方法,其特征在于,该方法包括:按照第二异步缓存器中间部分地址块的编码和虚拟地址块的编码对第一异步缓存器的地址块进行编码,所述第一异步缓存器的深度为小于第二异步缓存器的深度的任意偶数个地址块;第一异步缓存器在读写数据过程中,按照读或写指针指示的地址块的编码确定自身的状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于快捷半导体(苏州)有限公司,未经快捷半导体(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310455730.6/,转载请声明来源钻瓜专利网。
- 上一篇:窗口部件处理方法及装置
- 下一篇:快速切换页面的方法及装置