[发明专利]一种万能逻辑块输出逻辑宏单元电路有效

专利信息
申请号: 201310511974.1 申请日: 2013-10-28
公开(公告)号: CN103607196B 公开(公告)日: 2017-01-11
发明(设计)人: 赵不贿;徐雷钧;傅建;赵劼成 申请(专利权)人: 江苏大学
主分类号: H03K19/173 分类号: H03K19/173
代理公司: 南京经纬专利商标代理有限公司32200 代理人: 楼高潮
地址: 212013 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种万能逻辑块(GLB)输出逻辑宏单元电路,包括多输入‑多时钟维持阻塞型D触发器和乘积共享阵列;所述多输入‑多时钟维持阻塞型D触发器带有两个及以上时钟输入端和1个复位端,其中时钟输入端中有1个与外部时钟信号相连接,用于全局时钟,其余与所述乘积共享阵列相连接,用于局部时钟。GLB输出逻辑宏单元电路中每一个触发器的一路时钟信号选用全局同步时钟,另两路时钟信号选用片内乘积共享阵列中生成的乘积项作为局部时钟。与已有的触发器相比,在多路数据输入的情况下,该GLB输出逻辑宏单元电路直接由事件驱动来选择相应通路的数据输入,数据选择控制电路简单,能够自由控制输入端口的数量,配置方便,做到资源共享,适合异步、同步和全局异步局部同步系统的设计。
搜索关键词: 一种 万能 逻辑 输出 单元 电路
【主权项】:
一种万能逻辑块输出逻辑宏单元电路,包括3输入‑3时钟维持阻塞型D触发器和乘积共享阵列;所述3输入‑3时钟维持阻塞型D触发器带有两个及以上时钟输入端和1个复位端,其中时钟输入端中有1个与外部时钟信号相连接,用于全局时钟,其余与所述乘积共享阵列相连接,用于局部时钟;乘积共享阵列将20个乘积项通过一个可编程与/或/异或阵列,其输出通过编程来控制所述3输入‑3时钟维持阻塞型D触发器;乘积共享阵列跟输入端D0、D1、D2和时钟端CP1、CP2端口可编程连接,分别提供输入信号和触发时钟;输入端D0、D1、D2信号还可与3输入‑3时钟维持阻塞型D触发器的输出端Q经多路器MUX选择输出,乘积共享阵列作为组合逻辑输出,3输入‑3时钟维持阻塞型D触发器是寄存器输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏大学,未经江苏大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310511974.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top