[发明专利]一种基于FPGA的同步采样时钟闭环校正方法和系统有效
申请号: | 201310661429.0 | 申请日: | 2013-12-09 |
公开(公告)号: | CN103616814A | 公开(公告)日: | 2014-03-05 |
发明(设计)人: | 梅军;马天;郑建勇;钱超;朱超;倪玉玲;黄潇贻 | 申请(专利权)人: | 东南大学 |
主分类号: | G04G5/00 | 分类号: | G04G5/00 |
代理公司: | 江苏永衡昭辉律师事务所 32250 | 代理人: | 王斌 |
地址: | 210096*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的同步采样时钟闭环校正方法和系统。该方法首先采用了对PPS脉冲信号脉冲持续时间与相邻脉冲触发周期分别进行判断,来检测其脉冲信号的正确性;然后实时接收并检测PPS判断模块发送的动作信号,以作出相应的反应;接着通过误差校正模块对本地晶振时钟的频率进行校正并根据动作信号的状态对同步重采信号的相位误差进行测量和校正;最后通过倍频计算模块生成同步重采信号,同时将输出信号反馈给误差校正模块形成了一个闭环系统,并根据校正信息校正信息对输出自动进行调整。该方法解决了在研究基于GPS采样数据同步的基础上,合并单元同步采样时钟对晶振依赖性强,以致在晶振老化、频率准确度降低的情况下,输出误差较大的问题。 | ||
搜索关键词: | 一种 基于 fpga 同步 采样 时钟 闭环 校正 方法 系统 | ||
【主权项】:
一种基于FPGA的同步采样时钟闭环校正方法,其特征在于:包括如下步骤:1)PPS判断步骤,对PPS脉冲信号脉冲持续时间与相邻脉冲触发周期分别进行判断,来检测其脉冲信号的正确性;2)错误处理步骤,实时接收并检测PPS判断模块发送的动作信号,以作出相应的反应;3)误差校正步骤,对本地晶振时钟的频率进行校正并根据动作信号的状态对同步重采信号的频率误差和相位误差进行测量和校正;4)倍频计算步骤,生成80点/周波的同步重采信号,同时将输出信号反馈到误差校正步骤形成闭环,根据误差校正步骤中的频率误差和相位误差对输出自动进行调整。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310661429.0/,转载请声明来源钻瓜专利网。
- 上一篇:综合感应反窃电系统
- 下一篇:一种机器自动检验液晶模组及装配一体的装置和方法