[发明专利]确定布局设计是否是N‑可染色的方法有效
申请号: | 201310704190.0 | 申请日: | 2013-12-19 |
公开(公告)号: | CN104517000B | 公开(公告)日: | 2018-02-13 |
发明(设计)人: | 林宏隆;徐金厂;何建霖;杨稳儒 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京德恒律治知识产权代理有限公司11409 | 代理人: | 章社杲,孙征 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种确定用于制造集成电路的部件层的布局设计是否为N‑可染色的方法,包括从布局设计的布局单元中标识出候选单元组。候选单元组中的每个候选单元都是基础布局单元组中的一个基础布局单元或者复合布局单元组中的一个复合布局单元,并且复合布局单元组中的该复合布局单元的布局组成单元已被确定为N‑可染色。确定候选单元组中的第一候选单元是否为N‑可染色。当第一候选单元是N‑可染色并且不是顶层布局单元时,生成第一候选单元的邻接敏感冲突图。本发明提供了一种集成电路设计系统。本发明还提供了一种存储指令集的非瞬态存储介质。 | ||
搜索关键词: | 确定 布局 设计 是否 染色 方法 | ||
【主权项】:
一种确定用于制造集成电路的部件层的布局设计是否为N‑可染色的方法,N是不小于2的正整数,所述布局设计包括以分层方式布置的布局单元,所述布局单元包括基础布局单元组和复合布局单元组,所述复合布局单元组包括顶层布局单元,所述顶层布局单元代表所述布局设计,并且所述方法包括:从所述布局单元中标识出候选单元组,所述候选单元组中的每个候选单元都是所述基础布局单元组中的一个基础布局单元或者所述复合布局单元组中的一个复合布局单元,并且所述复合布局单元组中的所述一个复合布局单元的布局组成单元已被确定为N‑可染色;确定所述候选单元组中的第一候选单元是否为N‑可染色;以及当所述第一候选单元为N‑可染色并且不是所述顶层布局单元时,通过硬件处理单元,生成所述第一候选单元的邻接敏感冲突图,其中,生成所述第一候选单元的邻接敏感冲突图,包括:在所述第一候选单元内限定邻接敏感区,其中,所述第一候选单元内的邻接敏感区被限定在所述第一候选单元的单元边界和所述第一候选单元的封锁边界之间,通过将所述第一候选单元的单元边界向内移动一距离来限定所述封锁边界;生成与落在所述邻接敏感区中的布局图案组相对应的顶点组;当能够给所述顶点组中的两个顶点分配相同颜色时,通过相同颜色链路来连接这两个顶点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310704190.0/,转载请声明来源钻瓜专利网。