[实用新型]基于全数字锁相环和开关电容滤波器的自适应滤波电路有效
申请号: | 201320540306.7 | 申请日: | 2013-08-30 |
公开(公告)号: | CN203416231U | 公开(公告)日: | 2014-01-29 |
发明(设计)人: | 马胜前;杨阳;刘娟芳;张维昭;范满红;郭倩;吉彦平;刘维兵;窦道娟;张玉林 | 申请(专利权)人: | 西北师范大学 |
主分类号: | H03H21/00 | 分类号: | H03H21/00;H03L7/08;H03L7/18 |
代理公司: | 甘肃省知识产权事务中心 62100 | 代理人: | 李琪 |
地址: | 730070 甘肃*** | 国省代码: | 甘肃;62 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供了一种基于全数字锁相环和开关电容滤波器的自适应滤波电路,包括接收输入信号中的一路信号,整形并输出方波信号的整形电路;倍频所接收方波信号的FPGA实现的全数字锁相环电路;开关电容滤波器接收输入信号中的另一路信号和FPGA实现的全数字锁相环电路倍频后的输出信号,并分别输入到开关电容滤波器的信号输入端和时钟输入端,开关电容滤波器根据时钟输入端信号来控制滤波器的截止频率,输出经过滤波的信号,从而完成输入信号的自适应滤波。该自适应滤波电路输入信号频率范围为1KHz-50KHz,具有频率范围宽、抗干扰能力强、结构简单等特点。 | ||
搜索关键词: | 基于 数字 锁相环 开关 电容 滤波器 自适应 滤波 电路 | ||
【主权项】:
一种基于数字锁相环和开关电容滤波器的自适应滤波电路,其特征在于,包括整形电路(1)、FPGA实现的全数字锁相环电路(2)和开关电容滤波器(3),整形电路(1),用于接收输入信号中的一路信号,将接收到的信号整形为方波信号,并将该方波信号输送给FPGA实现的全数字锁相环电路(2);FPGA实现的全数字锁相环电路(2),用于接收整形电路(1)输送的方波信号,对接收到的方波信号进行倍频,得到倍频后的输出信号,并将该倍频后的输出信号输送给开关电容滤波器(3);开关电容滤波器(3),用于接收输入信号中的另一路信号,用于接收FPGA实现的全数字锁相环电路(2)输送的倍频后的输出信号,将接收到的输入信号中的另一路信号和倍频后的输出信号分别输入到开关电容滤波器的信号输入端和时钟输入端,开关电容滤波器根据时钟输入端信号来控制滤波器的截止频率,输出经过滤波的信号,从而完成输入信号的自适应滤波。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北师范大学,未经西北师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201320540306.7/,转载请声明来源钻瓜专利网。