[发明专利]半导体模块及其制造方法有效

专利信息
申请号: 201380003744.2 申请日: 2013-05-27
公开(公告)号: CN103918067B 公开(公告)日: 2017-03-01
发明(设计)人: 须永崇;金子昇;三好修 申请(专利权)人: 日本精工株式会社
主分类号: H01L21/60 分类号: H01L21/60;H01L23/48;H01L25/07;H01L25/18
代理公司: 北京三友知识产权代理有限公司11127 代理人: 李辉,徐丹
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供对于晶体管裸芯片的电极和基板上的布线图案之间的接合,通过构成为利用焊锡封装作业进行,从而能够通过与在将晶体管裸芯片或其他表面封装部件封装于基板上的布线图案上时进行的焊锡封装作业相同的工序进行的半导体模块及其制造方法。半导体模块(30)包括形成于绝缘层(32)上的多个布线图案(33a)~(33d);通过焊锡(34a)封装于多个布线图案(33a)~(33d)中的一个布线图案(33a)上的晶体管裸芯片(35);用于通过焊锡(34b)、(34c)将形成于晶体管裸芯片(35)的上表面的电极(S)、(G)与多个布线图案(33a)~(33d)中的其他布线图案(33b)、(33c)接合的、由铜板构成的铜连接器(36a)、(36b)。
搜索关键词: 半导体 模块 及其 制造 方法
【主权项】:
一种半导体模块,其特征在于,包括:金属制的基板;形成于该基板之上的绝缘层;形成于该绝缘层上的多个布线图案;通过焊锡封装于该多个布线图案中的一个布线图案上的晶体管裸芯片;以及用于通过焊锡将形成于该晶体管裸芯片的上表面的电极和上述多个布线图案中的其他布线图案进行接合的、由铜板构成的铜连接器,上述晶体管裸芯片是在上表面形成有源电极及栅电极的FET裸芯片,上述铜连接器包括源电极用铜连接器和栅电极用铜连接器,利用上述源电极用铜连接器通过焊锡使上述FET裸芯片的源电极上和上述多个布线图案中的其他布线图案上接合,利用上述栅电极用铜连接器通过焊锡使上述FET裸芯片的栅电极上和上述多个布线图案中的另外其他布线图案上接合,上述栅电极用铜连接器为一种,上述源电极用铜连接器是相对于上述栅电极用铜连接器进行180°直线配置的第一源电极用铜连接器和相对于上述栅电极用铜连接器进行90°直角配置的第二源电极用铜连接器的两种,在一个FET裸芯片中,将上述一种的栅电极用铜连接器和从上述两种的第一源电极用铜连接器及第二源电极用铜连接器中选择的任意一方的源电极用铜连接器组合进行使用,形成于上述FET裸芯片的上表面的上述栅电极和上述源电极被串联直线配置,上述源电极形成为长方形状,上述第一源电极用铜连接器沿着上述形成为长方形状的源电极的短边所延伸的方向引出,并且具备接合部,该接合部具有沿着该源电极的短边及长边的短边及长边且与上述源电极接合的接合面的面积是与上述源电极大致相同的面积。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本精工株式会社,未经日本精工株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201380003744.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top