[发明专利]一种双端口存储器的读写控制电路有效
申请号: | 201410024773.3 | 申请日: | 2014-01-20 |
公开(公告)号: | CN103730149A | 公开(公告)日: | 2014-04-16 |
发明(设计)人: | 秋小强;杨海钢 | 申请(专利权)人: | 中国科学院电子学研究所 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 宋焰琴 |
地址: | 100190 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种双端口存储器的读写控制电路,其包括:可控延时模块,其将时钟信号进行不同的延时;字线产生模块,根据所述可控延时模块输出的两路延时信号输出正常字线开启信号和延迟字线开启信号;读写使能判断模块,其根据双端口存储器的两端口读写使能信号和读写地址进行读写冲突判断;读写使能产生模块,其在所述读写冲突判断模块确定两端口存在写冲突时,将两端口的写使能信号转化为读使能信号;字线选择模块,其在两端口分别向同一个地址进行读、写操作时,输出选择延时字线开启信号的字线选择信号。本发明在时钟的半周期内解决双端字线的不同开启,对存储器的时序操作提供了更大的裕量,同时不需要对地址和数据进行缓存。 | ||
搜索关键词: | 一种 端口 存储器 读写 控制电路 | ||
【主权项】:
一种双端口存储器的读写控制电路,其包括:可控延时模块,其将时钟信号进行不同的延时,输出两路延时信号;字线产生模块,其根据所述可控延时模块输出的两路延时信号输出正常字线开启信号和延迟字线开启信号;读写使能判断模块,其根据双端口存储器的两端口读写使能信号和读写地址进行读写冲突判断;读写使能产生模块,其在所述读写冲突判断模块确定两端口存在写冲突时,将两端口的写使能信号转化为读使能信号;字线选择模块,其在两端口分别向同一个地址进行读、写操作时,输出选择延时字线开启信号的字线选择信号;多路选择器,其根据所述字线选择信号选择输出正常字线开启信号或延迟字线开启信号;其中,所述正常字线开启信号使得双端口存储器进行正常操作,而所述延时字线开启信号使得双端口存储器进行延时写操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院电子学研究所,未经中国科学院电子学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410024773.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种低碳钢零件及其复合热处理方法
- 下一篇:一种铜带热浸锡机