[发明专利]基于JESD204协议的IP核有效
申请号: | 201410236120.1 | 申请日: | 2014-05-30 |
公开(公告)号: | CN104063342B | 公开(公告)日: | 2017-01-11 |
发明(设计)人: | 张峰;覃超;王战江;周兴建 | 申请(专利权)人: | 中国电子科技集团公司第十研究所 |
主分类号: | G06F13/20 | 分类号: | G06F13/20 |
代理公司: | 成飞(集团)公司专利中心51121 | 代理人: | 郭纯武 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出的一种基于JESD204协议的IP核,旨在提供一种抗干扰能力强、传输速率高、不受码间串扰和同步影响的IP核。本发明通过下述技术方案予以实现:FPGA内含多个GTX接口,通过与模数转换器ADC芯片之间的一对差分信号线,以串行方式接收符合JESD204协议的数据,其特征在于:时钟产生单元产生所有其它功能单元所需的输入时钟;复位功能单元逻辑控制产生复位信号,接收控制状态机产生控制信号;物理层调用FPGA内高速串行收发器,将转换出的并行数据送入数据错误检测功能单元,并送入K码检测功能单元检测K码,把检测到的K码送给K码计数功能单元进行计数;链路同步功能单元根据K码检测功能单元的检测结果判断高速串行AD传输链路的同步状态,数据延时功能单元则将来自GTX的数据进行延时处理,把延时处理数据提供给K码代替功能单元。 | ||
搜索关键词: | 基于 jesd204 协议 ip | ||
【主权项】:
一种基于JESD204协议的IP核,包括:利用可编程逻辑门阵列FPGA芯片实现JESD204 IP的物理层、利用VHDL语言实现JESD204 IP核的协议层,协议层基于用户输入时钟User_clk,利用时钟产生单元clk_gen产生所有其它功能单元所需的输入时钟,FPGA内含至少2个GTX接口,每个GTX通过与模数转换器ADC芯片之间的一对差分信号线,以串行方式接收数据,其特征在于:复位功能单元RESET逻辑控制产生复位信号RST,经接收控制状态机Rec_data_fsm产生控制信号control,以控制接收数据状态转换;物理层调用FPGA内高速串行收发器GTX,接收以差分电平形式串行传输来的AD采样数据AD_data_in,将转换出的并行数据AD_data_in送入数据错误检测功能单元Err_detector进行错误检测,并送入K码检测功能单元K_detector检测K码,K28.5,把检测到的K码送给K码计数功能单元K_count进行计数;链路同步功能单元Sync_fsm根据K码检测功能单元的检测结果判断高速串行模数转换AD传输链路的同步状态,AD传输链路同步后以Sync_out信号表示,数据延时功能单元Data_dly则将来自GTX的数据进行延时处理, 把延时处理数据提供给K码代替功能单元K_replace。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十研究所,未经中国电子科技集团公司第十研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410236120.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种星载CAN总线即插即用方法
- 下一篇:一种基于数据属性的加密方法和系统