[发明专利]一种基于FPGA实现DSP与PC借助PCIE总线进行通信的通信装置与通信方法有效
申请号: | 201410267837.2 | 申请日: | 2014-06-16 |
公开(公告)号: | CN104050133B | 公开(公告)日: | 2017-04-26 |
发明(设计)人: | 王强;王彬彬;鲁恩萌;尹钊;刘义鹏 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 哈尔滨市松花江专利商标事务所23109 | 代理人: | 张利明 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于FPGA实现DSP与PC借助PCIE总线进行通信的通信装置与通信方法,属于通信技术领域。本发明是为了解决现有嵌入式DSP板卡与PC之间实现通过PCIE总线通信缺乏灵活性的问题。本发明所述的一种基于FPGA实现DSP与PC借助PCIE总线进行通信的通信装置与通信方法,将DSP与PC通信所涉及的DSP接口逻辑、共享存储器接口逻辑和PCIE接口逻辑整合到了FPGA中,利用FPGA实现DSP与PC间PCIE通信接口以及其他逻辑功能模块等的整合的方法,使通信更加灵活,且结构简单、集成度高,易于修改以匹配不同需求,从而增加系统的灵活性。本发明适用于DSP与PC之间的通信。 | ||
搜索关键词: | 一种 基于 fpga 实现 dsp pc 借助 pcie 总线 进行 通信 装置 方法 | ||
【主权项】:
一种基于FPGA实现DSP与PC借助PCIE总线进行通信的通信装置,其特征在于,它包括:FPGA(2);DSP(1)的DSP逻辑信号输出端连接FPGA(2)的DSP逻辑信号输入端,DSP(1)的DSP逻辑信号输入输出端连接FPGA(2)的DSP逻辑信号输入输出端,FPGA(2)的PCIE总线信号输入输出端连接PC(3)的信号输入输出端;所述FPGA(2)包括:DSP接口逻辑模块(2‑1)、共享存储器接口逻辑模块(2‑2)和PCIE接口逻辑模块(2‑3);DSP接口逻辑模块(2‑1)的DSP逻辑信号输入端作为FPGA(2)的DSP逻辑信号输入端,DSP接口逻辑模块(2‑1)的DSP逻辑信号输入输出端作为FPGA(2)的DSP逻辑信号输入输出端,PCIE接口逻辑模块(2‑3)的PCIE逻辑信号输入输出端作为FPGA(2)的PCIE总线信号输入输出端;DSP接口逻辑模块(2‑1)的中断信号输出端连接共享存储器接口逻辑模块(2‑2)的一个中断信号输入端,DSP接口逻辑模块(2‑1)的存储信号输入输出端连接共享存储器接口逻辑模块(2‑2)的一个存储信号输入输出端,DSP接口逻辑模块(2‑1)的中断触发信号输入端连接共享存储器接口逻辑模块(2‑2)的一个中断触发信号输出端;共享存储器接口逻辑模块(2‑2)的另一个中断触发信号输出端连接PCIE接口逻辑模块(2‑3)的中断触发信号输入端,共享存储器接口逻辑模块(2‑2)的另一个存储信号输入输出端连接PCIE接口逻辑模块(2‑3)的存储信号输入输出端,共享存储器接口逻辑模块(2‑2)的另一个中断信号输入端连接PCIE接口逻辑模块(2‑3)的中断信号输出端;DSP接口逻辑模块(2‑1)包括:DSP存储器映射逻辑模块(2‑11)和DSP中断管理逻辑模块(2‑12);DSP存储器映射逻辑模块(2‑11)的DSP逻辑信号输入端作为DSP接口逻辑模块(2‑1)的DSP逻辑信号输入端,DSP存储器映射逻辑模块(2‑11)的中断信号输出端作为DSP接口逻辑模块(2‑1)的中断信号输出端,DSP存储器映射逻辑模块(2‑11)的存储信号输入输出端作为DSP接口逻辑模块(2‑1)的存储信号输入输出端;DSP中断管理逻辑模块(2‑12)的DSP逻辑信号输入输出端作为DSP接口逻辑模块(2‑1)的DSP逻辑信号输入输出端,DSP中断管理逻辑模块(2‑12)的中断触发信号输入端作为DSP接口逻辑模块(2‑1)的中断触发信号输入端;共享存储器接口逻辑模块(2‑2)包括:DSP中断产生逻辑模块(2‑22)、双端口存储器(2‑23)和PC中断产生逻辑模块(2‑24);DSP中断产生逻辑模块(2‑22)的中断信号输入端作为共享存储器接口逻辑模块(2‑2)的一个中断信号输入端,DSP中断产生逻辑模块(2‑22)的中断触发信号输出端作为共享存储器接口逻辑模块(2‑2)的另一个中断触发信号输出端;双端口存储器(2‑23)的一个存储信号输入输出端作为共享存储器接口逻辑模块(2‑2)的一个存储信号输入输出端,双端口存储器(2‑23)的另一个存储信号输入输出端作为共享存储器接口逻辑模块(2‑2)的另一个存储信号输入输出端;PC中断产生逻辑模块(2‑24)的中断触发信号输出端作为共享存储器接口逻辑模块(2‑2)的一个中断触发信号输出端,PC中断产生逻辑模块(2‑24)的中断信号输入端作为共享存储器接口逻辑模块(2‑2)的另一个中断信号输入端;PCIE接口逻辑模块(2‑3)包括:PCIE中断转换逻辑模块(2‑31)、PCIE存储器映射逻辑模块(2‑32)和PCIE协议IP核模块(2‑33);PCIE中断转换逻辑模块(2‑31)的中断触发信号输入端作为PCIE接口逻辑模块(2‑3)的中断触发信号输入端,PCIE中断转换逻辑模块(2‑31)的存储信号输入输出端作为PCIE接口逻辑模块(2‑3)的存储信号输入输出端,PCIE中断转换逻辑模块(2‑31)的中断信号输出端作为PCIE接口逻辑模块(2‑3)的中断信号输出端;PCIE协议IP核模块(2‑33)的PCIE总线信号输入输出端作为PCIE接口逻辑模块(2‑3)的PCIE总线信号输入输出端;PCIE中断转换逻辑模块(2‑31)的信号输入输出端连接PCIE存储器映射逻辑模块(2‑32)的一个信号输入输出端,PCIE存储器映射逻辑模块(2‑32)的另一个信号输入输出端连接PCIE协议IP核模块(2‑33)的另一个信号输入输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410267837.2/,转载请声明来源钻瓜专利网。