[发明专利]闪存存储器编程禁止方案有效

专利信息
申请号: 201410347316.8 申请日: 2007-11-29
公开(公告)号: CN104103314B 公开(公告)日: 2017-06-30
发明(设计)人: 金镇祺 申请(专利权)人: 考文森智财管理公司
主分类号: G11C16/10 分类号: G11C16/10;G11C16/04;G11C16/24;G11C16/34
代理公司: 北京泛华伟业知识产权代理有限公司11280 代理人: 王勇
地址: 加拿大*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种用于最小化闪存存储器中编程干扰的方法。为了降低不期望从擦除状态进行编程的NAND闪存存储器单元串中的编程干扰,使用局部提升的沟道禁止方案。在该局部提升的沟道禁止方案中,不期望编程的NAND串中的所选择的存储器单元和NAND串中的其他单元去耦。这使得去耦的单元的沟道被局部提升到在对应字线上升到编程电压时足以禁止F‑N隧穿的电压电平。由于高提升效率,应用到NAND串中的剩余存储器单元的栅极的传递电压可以相对于现有技术方案下降,从而在允许随机页面编程时最小化编程干扰。
搜索关键词: 闪存 存储器 编程 禁止 方案
【主权项】:
一种用于对连接至位线的NAND串的选择的存储器单元进行编程的方法,该方法包括:开启所述NAND串的串选择晶体管;当用编程禁止电压偏置所述位线时,通过以下来预充电选择的存储器单元的沟道至初级提升的电压电平:将连接至所述NAND串的未选择的存储器单元的字线驱动至第一传递电压,以及将选择的字线驱动至第二传递电压,所述第二传递电压小于所述第一传递电压,并且使得在预充电期间所述选择的存储器单元的沟道能够导通;当连接至所述选择的存储器单元的选择的字线处于编程电压电平时,将所述选择的存储器单元和所述NAND串去耦,其中,开启包括将连接至所述串选择晶体管的串选择信号驱动至电压电源电平,并且随后在预充电期间将所述串选择信号降低至泄漏最小化电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于考文森智财管理公司,未经考文森智财管理公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410347316.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top