[发明专利]一种实现多通道模数转换器同步的方法有效

专利信息
申请号: 201410571383.8 申请日: 2014-10-23
公开(公告)号: CN104378114B 公开(公告)日: 2017-12-22
发明(设计)人: 朱圣棋;全英汇;王金龙;李亚超;崔俊鹏;姚鑫东;徐瑞 申请(专利权)人: 西安电子科技大学
主分类号: H03M1/12 分类号: H03M1/12
代理公司: 西安睿通知识产权代理事务所(特殊普通合伙)61218 代理人: 惠文轩
地址: 710071*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于雷达射频信号采集技术领域,公开了一种实现多通道模数转换器同步的方法。其包括以下步骤配置多通道模数转换器工作于多通道测试模式;多通道模数转换器生成数据差分对和随路时钟差分对,将每个通道的数据差分对和随路时钟差分对发送至FPGA芯片;FPGA芯片得出对应的单端时钟信号和单端数据信号;对每个通道单端数据信号的每个数据位配置对应的延时值,根据每个通道单端数据信号的每个数据位配置对应的延时值,将每个通道单端数据信号的每个数据位的信号进行延时处理;对延时处理后的每个通道单端数据信号进行串并转换,得到对应的并行数据;根据每个通道并行数据之间的相位关系,将每个通道并行数据进行相位对齐。
搜索关键词: 一种 实现 通道 转换器 同步 方法
【主权项】:
一种实现多通道模数转换器同步的方法,其特征在于,包括以下步骤:步骤1,利用FPGA芯片配置多通道模数转换器,使其工作于多通道测试模式;多通道模数转换器的通道数为N,多通道模数转换器的通道数的N个通道分别表示为第1通道至第N通道;步骤2,多通道模数转换器工作于多通道测试模式时,生成对应的数据差分对和随路时钟差分对,多通道模数转换器将每个通道的数据差分对和每个通道的随路时钟差分对发送至FPGA芯片;FPGA芯片将第i通道的随路时钟差分对转换为第i通道单端时钟信号,i取1至N;FPGA芯片将第i通道的数据差分对转换为第i通道单端数据信号;步骤3,FPGA芯片对第i通道单端数据信号的每个数据位配置对应的延时值,FPGA芯片根据第i通道单端数据信号的每个数据位配置对应的延时值,将第i通道单端数据信号的每个数据位的信号进行延时处理;步骤4,FPGA芯片对延时处理后的第i通道单端数据信号进行串并转换,得到第i通道并行数据;步骤5,FPGA芯片根据每个通道并行数据之间的相位关系,将每个通道并行数据进行相位对齐,得出相位对齐后的并行数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410571383.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top