[发明专利]接收器有效
申请号: | 201410687616.0 | 申请日: | 2014-11-07 |
公开(公告)号: | CN104363008A | 公开(公告)日: | 2015-02-18 |
发明(设计)人: | 李永胜 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | H03K5/13 | 分类号: | H03K5/13 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 200120 上海市浦东新*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种接收器,包括:数据延迟电路,将数据信号作延迟,以产生延迟数据信号;维持时间最佳化电路,该维持时间最佳化电路包括校正电路和延迟控制电路,延迟控制电路用于将时脉信号延迟一延迟时间,以产生延迟时脉信号,校正电路用于根据延迟数据信号的转换边缘和延迟时脉信号的转换边缘来产生校正脉冲信号,延迟时间根据校正脉冲信号进行调整;D型触发器,具有数据端、时脉端以及输出端,数据端用于接收延迟数据信号,时脉端用于接收延迟时脉信号,输出端用于输出取样信号。本发明几乎不会受制程、电压或是温度变异的影响,其可于不同环境中提供稳定的性能,且兼得改良数据取样程序的稳定度以及确保整体系统的操作速度等双重优势。 | ||
搜索关键词: | 接收器 | ||
【主权项】:
一种接收器,其特征在于,包括:一数据延迟电路,将一数据信号作延迟,以产生一延迟数据信号;一维持时间最佳化电路,包括:一延迟控制电路,将一时脉信号延迟一延迟时间,以产生一延迟时脉信号,其中该延迟时间根据一校正脉冲信号来进行调整;以及一校正电路,根据该延迟数据信号的转换边缘和该延迟时脉信号的转换边缘来产生该校正脉冲信号;以及一D型触发器,其中该D型触发器具有一数据端、一时脉端以及一输出端,该D型触发器的该数据端用于接收该延迟数据信号,该D型触发器的该时脉端用于接收该延迟时脉信号,而该D型触发器的该输出端用于输出一取样信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410687616.0/,转载请声明来源钻瓜专利网。