[发明专利]一种基于FPGA的光栅细分装置及方法在审

专利信息
申请号: 201410832041.7 申请日: 2014-12-29
公开(公告)号: CN104567955A 公开(公告)日: 2015-04-29
发明(设计)人: 李彬华;丁旭 申请(专利权)人: 昆明理工大学
主分类号: G01D5/34 分类号: G01D5/34
代理公司: 暂无信息 代理人: 暂无信息
地址: 650093 云*** 国省代码: 云南;53
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于FPGA的光栅细分装置及方法,属于光栅细分处理技术领域。本发明FPGA器件输出信号控制A/D转换电路的时钟和片选端;输入信号经过差分放大电路Ⅰ、差分放大电路Ⅱ后:经过过零比较电路Ⅰ、过零比较电路Ⅱ生成2位电平信号;同时经过绝对值电路Ⅰ、绝对值电路Ⅱ得到绝对值信号:绝对值信号经过比较器Ⅱ得到1位电平信号,绝对值信号同时经过比较器Ⅰ、模拟选择器、跟随电路、A/D转换电路将读数头输出的正弦信号每个周期分成8个线性区间并对8个区间逐个进行精细分得到8位电平信号。本发明加快了细分数据处理算法的运算速度,克服单片机和DSP导致的运算速度慢的缺点,提高了细分倍数。
搜索关键词: 一种 基于 fpga 光栅 细分 装置 方法
【主权项】:
一种基于FPGA的光栅细分装置,其特征在于:包括输入信号(1)、差分放大电路Ⅰ(2)、差分放大电路Ⅱ(3)、绝对值电路Ⅰ(4)、绝对值电路Ⅱ(5)、比较器Ⅰ(6)、模拟选择器(7)、比较器Ⅱ(8)、过零比较电路Ⅰ(9)、过零比较电路Ⅱ(10)、跟随电路(11)、A/D转换电路(12)、FPGA器件(13);其中,FPGA器件(13)输出信号控制A/D转换电路(12)的时钟和片选端;输入信号(1)经过差分放大电路Ⅰ(2)、差分放大电路Ⅱ(3)后:经过过零比较电路Ⅰ(9)、过零比较电路Ⅱ(10)生成2位电平信号;同时经过绝对值电路Ⅰ(4)、绝对值电路Ⅱ(5)得到绝对值信号:绝对值信号经过比较器Ⅱ(8)得到1位电平信号,绝对值信号同时经过比较器Ⅰ(6)、模拟选择器(7)、跟随电路(11)、A/D转换电路(12)将读数头输出的正弦信号每个周期分成8个线性区间并对8个区间逐个进行精细分得到8位电平信号;3位电平信号、8位电平信号同时输入至FPGA器件(13)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆明理工大学,未经昆明理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410832041.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top