[发明专利]一种适合深度并行数据处理的无线Mesh网路由节点装置在审
申请号: | 201510015441.3 | 申请日: | 2015-08-04 |
公开(公告)号: | CN104506447A | 公开(公告)日: | 2015-07-29 |
发明(设计)人: | 谢银波;杨剑锋;郭成城 | 申请(专利权)人: | 武汉大学 |
主分类号: | H04L12/771 | 分类号: | H04L12/771;H04W40/02 |
代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 | 代理人: | 赵丽影 |
地址: | 430072 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种适合深度并行数据处理的无线mesh网络路由节点装置,装置以多网络处理器及FPGA核心电路构成的电路结构为中心,包括:FPGA控制电路、网络处理器核心电路NP1、无线网卡模块1、天线1、Flash闪存电路1、DDR内存电路1、网络处理器核心电路NP2、无线网卡模块2、天线2、Flash闪存电路2、DDR内存电路2、SRAM内存1、SRAM内存2、太阳能/市电可切换供电电路、以太网接口电路1、以太网接口电路2、串行接口组成。对称的多网络处理器结构及以FPGA为核心的控制电路能可适合无线Mesh网路中节点装置的并行数据处理,可应用于在有市电供给或无市电供给情况下的野外mesh网络组网的需要。 | ||
搜索关键词: | 一种 适合 深度 并行 数据处理 无线 mesh 网路 节点 装置 | ||
【主权项】:
一种适合深度并行数据处理的无线Mesh网路由节点装置,其特征在于:以多网络处理器及FPGA核心电路构成的电路结构为中心,具体包括:FPGA控制电路(1)、网络处理器核心电路NP1(2)、无线网卡模块1(3)、天线1(4)、Flash闪存电路1(5)、DDR内存电路1(6)、网络处理器核心电路NP2(7)、无线网卡模块2(8)、天线2(9)、Flash闪存电路2(10)、DDR内存电路2(11)、SRAM内存1(12)、SRAM内存2(13),太阳能/市电可切换供电电路(14)、以太网接口电路1(15)、以太网接口电路2(16)、串行接口(17),其中:FPGA控制电路(1)的一个输入/输出接口a1连接到网络处理器核心电路NP1(2)的一个输入/输出口d2,网络处理器核心电路NP1(2)的一个输入/输出接口a2连接到无线网卡模块1(3)的输入/输出接口b3, 无线网卡模块1(3)的输入/输出接口a3连接到天线1(4)的输入/输出接口;网络处理器核心电路NP1(2)的一个输入/输出接口b2连接到Flash闪存电路1(5)的输入/输出接口,网络处理器核心电路NP1(2)的一个输入/输出接口c2连接到DDR内存电路1(6)的输入/输出接口;FPGA控制电路(1)的一个输入/输出接口d1连接到网络处理器核心电路NP2(7)的一个输入/输出口d3,网络处理器核心电路NP2(7)的一个输入/输出接口a5连接到无线网卡模块2(8)的输入/输出接口b4, 无线网卡模块2(8)的输入/输出接口a4连接到天线2(9)的输入/输出接口;网络处理器核心电路NP2(7)的一个输入/输出接口b5连接到Flash闪存电路2(10)的输入/输出接口,网络处理器核心电路NP2(7)的一个输入/输出接口c3连接到DDR内存电路2(11)的输入/输出接口;FPGA控制电路(1)的一个输入/输出接口b1连接到SRAM内存1(12)的输入/输出口;FPGA控制电路(1)的另一个输入/输出接口c1连接到SRAM内存2(13)的输入/输出口,太阳能/市电可切换供电电路(14)的一个输出接口b6连接到FPGA控制电路(1)的一个输入接口e1,其另一个输出接口连接到网络处理器核心电路NP1(2)的一个输入接口e2,其还一个输出接口连接到网络处理器核心电路NP1(7)的一个输入接口e3;网络处理器核心电路NP1(2)的一个输入/输出接口f2连接到以太网接口电路1(15)的输入/输出接口;网络处理器核心电路NP2(7)的一个输入/输出接口f3连接到以太网接口电路2(15)的输入/输出接口;FPGA控制电路(1)的一个输入/输出接口f1连接到串行接口(17)的输入/输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510015441.3/,转载请声明来源钻瓜专利网。