[发明专利]一种随机信号读取的压缩感知实现方法及装置有效

专利信息
申请号: 201510416106.4 申请日: 2015-07-15
公开(公告)号: CN105025233B 公开(公告)日: 2018-03-02
发明(设计)人: 宋勇;韩劭纯;赵宇飞;郝群;赵尚男;谢定超 申请(专利权)人: 北京理工大学
主分类号: H04N5/374 分类号: H04N5/374;H04N5/378
代理公司: 北京理工正阳知识产权代理事务所(普通合伙)11639 代理人: 唐华
地址: 100081 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开的一种随机信号读取的压缩感知实现方法及装置,涉及基于CMOS图像传感器随机信号读取的压缩感知实现方法及装置,属于光电技术领域。本发明包括如下步骤在FPGA模块中产生M个随机矩阵;CMOS成像模块进行光电成像;将本次输出的特定位置的像素值进行累加,并将累加像素值存储;重复步骤二、三,控制输出读取CMOS成像模块内的特定位置的像素值,并进行累加、存储,直至在存储器模块内获得M个累加像素值;基于M个累加像素值及其对应的M个随机矩阵,利用压缩感知重建算法实现图像的重建,进而得到所需的成像图像。本发明还公开一种随机信号读取的压缩感知实现装置。本发明具有微小型化、低功耗、低成本易实现的优点。
搜索关键词: 一种 随机 信号 读取 压缩 感知 实现 方法 装置
【主权项】:
一种随机信号读取的压缩感知实现方法,其特征在于:包括如下步骤,步骤一:在FPGA模块中产生M个随机矩阵;所述矩阵的行、列数与CMOS图像传感器的分辨率对应,由随机产生的“0”和“1”构成;步骤二:CMOS成像模块进行光电成像;依据步骤一所产生的M个随机矩阵,FPGA模块控制CMOS成像模块输出特定位置像素的光电转换信号;随机矩阵中“1”所对应的像素输出,“0”所对应的像素则放弃输出;步骤三:由累加器模块将本次输出的特定位置的像素值进行累加,并将累加像素值存储于存储器模块;步骤四:重复步骤二、三,由FPGA模块分别按第2、3…M个随机矩阵控制输出读取CMOS成像模块内的特定位置的像素值,并进行累加、存储,直至在存储器模块内获得M个累加像素值;步骤五:基于M个累加像素值及其对应的M个随机矩阵,利用压缩感知重建算法实现图像的重建,进而得到所需的成像图像。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510416106.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top