[发明专利]一种面向128位并行输入的CRC‑32校验电路有效
申请号: | 201510504485.2 | 申请日: | 2015-08-17 |
公开(公告)号: | CN105049057B | 公开(公告)日: | 2018-04-20 |
发明(设计)人: | 赵坤鹏;陈庆宇;吴龙胜;马徐瀚 | 申请(专利权)人: | 中国航天科技集团公司第九研究院第七七一研究所 |
主分类号: | H03M13/09 | 分类号: | H03M13/09 |
代理公司: | 西安通大专利代理有限责任公司61200 | 代理人: | 李宏德 |
地址: | 710068 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供的一种面向128位并行输入的CRC‑32校验电路,通过基于预处理矩阵的硬件电路对4组32位并行数据分别进行编码,对CRC寄存器中的CRC值进行多级编码操作。将得到的各级编码结果分别与4组并行数据的预处理结果进行异或运算,在整数字节编码模块中对数据和各级CRC值编码结果进行进一步编码运算得到非整字的编码结果,最终通过next_crc选择模块选择出最终的编码结果,通过反相器得到CRC值,通过比较器得到校验结果。在不增加硬件成本、不降低整体系统性能的基础上,提供了高效率的CRC编解码电路,大大提高了实时处理数据的速度和数据传输效率,能够实现对128位以内的8*N位并行数据的CRC编码校验。 | ||
搜索关键词: | 一种 面向 128 并行 输入 crc 32 校验 电路 | ||
【主权项】:
一种面向128位并行输入的CRC‑32校验电路,其特征在于,包括整数字节编码模块,反相器,比较器,分别以字节有效信号be为数据选择输出信号的CRC选择模块,NEXT_CRC选择模块,CRC寄存器和数据选择模块;以及用于对8*N位并行数据从高位到低位均分为四组后的输入数据对应进行预处理编码的四个D2C编码模块,其中,N=1,2……16;用于对CRC寄存器中的CRC值进行四级编码的四级C2C编码模块;用于将四组预处理结果和各级编码结果对应进行异或运算的四级Xor模块;CRC选择模块用于对CRC寄存器中的CRC值和前三级Xor模块的输出进行选择输出,作为整数字节编码模块的初始CRC值;数据选择模块用于对四组输入数据进行选择输出32位并行数据,作为整数字节编码模块的输入值;整数字节编码模块用于将初始CRC值对输入值进行校验,然后输出三个分别关于高8位、高16位和高24位的CRC校验结果;NEXT_CRC选择模块采用多路选择器,输入端分别连接整数字节编码模块的三路校验结果和四级Xor模块的异或运算结果,输出端输出选择后得到的CRC校验结果,并连接至CRC寄存器的输入端;反相器用于将CRC寄存器中的CRC值按位取反输出所需的CRC编码;比较器用于将CRC寄存器中的CRC值与魔数相比,并将校验成功或失败的结果输出;当N<16时,将并行数据低位补0达到128位后均分为4组数据再分别进行预处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510504485.2/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类