[发明专利]参数可配置的基于FPGA的以太网UDP/IP处理器有效
申请号: | 201510532282.4 | 申请日: | 2015-08-26 |
公开(公告)号: | CN105227543B | 公开(公告)日: | 2018-04-13 |
发明(设计)人: | 姜书艳;罗刚;李修堂;梁浩;孟劲松;宋国明;李琦 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H04L29/06 | 分类号: | H04L29/06;H04L12/24 |
代理公司: | 成都行之专利代理事务所(普通合伙)51220 | 代理人: | 温利平,陈靓靓 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种参数可配置的基于FPGA的以太网UDP/IP处理器,增加了配置控制模块和PHY配置模块,然后在UDP/IP协议栈模块中新增帧发送配置模块、帧接收配置模块,在MAC控制器新增了MAC控制配置模块;配置控制模块从用户端接收系统配置数据,包括UDP/IP协议栈配置参数、MAC控制配置参数和PHY芯片配置参数,然后通过帧发送配置模块、帧接收配置模块、MAC控制配置模块和PHY配置模块将参数分别配置到相应的模块中,同时实现对相应模块中配置参数的查询。本发明通过配置控制模块实现用户对以太网UDP/IP处理器的参数配置和查询,方便快捷地实现处理器参数更改,从而提高以太网UDP/IP处理器的适用性。 | ||
搜索关键词: | 参数 配置 基于 fpga 以太网 udp ip 处理器 | ||
【主权项】:
一种参数可配置的基于FPGA的以太网UDP/IP处理器,包括UDP/IP协议栈模块、MAC控制器,其中UDP/IP协议栈模块包括帧发送组装模块、帧接收拆封装模块和MAC接口模块,MAC控制器包括IP接口模块、发送缓冲模块、发送控制器、接收控制器、接收缓冲模块和流控模块,其特征在于,以太网UDP/IP处理器还包括配置控制模块和PHY配置模块,UDP/IP协议栈模块还包括帧发送配置模块、帧接收配置模块,MAC控制器还包括MAC控制器配置模块,其中,配置控制模块中分别为UDP/IP协议栈配置参数和MAC控制配置参数设置了参数寄存器,为PHY芯片配置参数设置地址寄存器和参数寄存器;当配置控制模块从用户端接收到UDP/IP协议栈配置参数或MAC控制配置参数,写入相应的寄存器中,并向帧发送配置模块或帧接收配置模块发送系统配置信号,当配置控制模块从用户端接收到PHY芯片配置参数及对应的PHY寄存器地址,则写入相应的寄存器,并向PHY配置模块发送系统配置信号;当配置控制模块从用户端接收配置查询信号,分别向帧发送配置模块、帧接收配置模块、MAC控制器配置模块和PHY配置模块发送配置查询信号,然后将各个配置模块反馈的配置参数发送给用户端;帧发送配置模块中存储所需参数在配置控制模块中的寄存器地址和帧发送组装模块中的存储地址的映射表,在接收到系统配置信号后,按照寄存器地址从配置控制模块中读取所需参数,写入帧发送组装模块的对应存储地址;接收配置控制模块发送的配置查询信号,从帧发送组装模块中读取配置参数反馈给配置控制模块;帧接收配置模块中存储所需参数在配置控制模块中的寄存器地址和帧接收拆封装模块中的存储地址的映射表,在接收到系统配置信号后,按照寄存器地址从配置控制模块中读取所需参数,写入帧接收拆封装模块的对应存储地址;接收配置控制模块发送的配置查询信号,从帧接收拆封装模块中读取配置参数反馈给配置控制模块;MAC控制器配置模块存储所需参数在配置控制模块中的寄存器地址和MAC控制器的发送控制器、接收控制器和流控模块中的存储地址的映射表,在接收到系统配置信号后,按照寄存器地址从配置控制模块中读取所需参数,分别写入发送控制器、接收控制器和流控模块的对应存储地址;接收配置控制模块发送的配置查询信号,从发送控制器、接收控制器和流控模块中读取配置参数反馈给配置控制模块;PHY配置模块在接收到系统配置信号后,从配置控制模块读取所需参数和对应的PHY寄存器地址,将参数写入与以太网UDP/IP处理器连接的PHY芯片的对应寄存器;接收配置控制模块发送的配置查询信号,从PHY芯片中读取配置参数反馈给配置控制模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510532282.4/,转载请声明来源钻瓜专利网。