[发明专利]高速并行采集系统时钟同步装置在审
申请号: | 201510563065.1 | 申请日: | 2015-09-07 |
公开(公告)号: | CN105116413A | 公开(公告)日: | 2015-12-02 |
发明(设计)人: | 郭征;王岩飞;张琦;周长义;周以国;赵风华 | 申请(专利权)人: | 中国科学院电子学研究所 |
主分类号: | G01S13/90 | 分类号: | G01S13/90 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 宋焰琴 |
地址: | 100190 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高速并行采集系统时钟同步装置及同步方法,该同步装置通过配置信号调理单元,设置时钟输入幅度范围,在开关单元导通前,把信号幅度提高到足以让后级放大器饱和的程度,使得触发初始时刻的时钟信号在各通道内得到一致的识别,实现多路数据采集系统的同步。本发明的同步装置可以把信号采集系统的同步性只集中在射频开关的通断上,将开关通断瞬间的过渡时间大幅压缩,消除A/D采样起始位置时钟抖动带来的误差影响,使得时钟信号幅度在各通道内得到一致识别,具有良好稳定性和可靠性;此外,利用射频电路极低的相噪特性,完成了高速时钟信号从单端到差分的低噪声转换,在提高器件利用效率的同时有效减小了体积,利于电路的小型化实现。 | ||
搜索关键词: | 高速 并行 采集 系统 时钟 同步 装置 | ||
【主权项】:
一种高速并行采集系统时钟同步装置,所述高速并行采集系统时钟同步装置通过配置信号调理单元,设置时钟输入幅度范围,在开关单元导通前,把信号幅度提高到足以让后级放大器饱和的程度,使得触发初始时刻的时钟信号在各通道内得到一致的识别,实现多路数据采集系统的同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院电子学研究所,未经中国科学院电子学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510563065.1/,转载请声明来源钻瓜专利网。