[发明专利]用于多层次异构结构的可重构处理器的并行处理方法在审
申请号: | 201510673764.1 | 申请日: | 2015-10-16 |
公开(公告)号: | CN105302525A | 公开(公告)日: | 2016-02-03 |
发明(设计)人: | 刘毅超;赵仲元;绳伟光;何卫锋 | 申请(专利权)人: | 上海交通大学 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 屈蘅 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种用于多层次异构结构的可重构处理器的并行处理方法,包括:步骤一,获取类汇编的代码中间表示IR,并进行指令提取;步骤二,对提取出的指令进行分析,根据数据流构建指令依赖图;步骤三,计算迭代间隔,该迭代间隔指单个PE重复执行两条相同指令之间所间隔的时钟周期;步骤四,构建CONFIGIR配置信息,该CONFIGIR配置信息包含执行配置包的可重构运算阵列编号、配置包长度及各条配置信息中的操作指令;步骤五,获取访存信息;步骤六,对CONFIGIR配置信息二进制映射,通过本发明,实现了一种面向的三层异构可重构处理器架构的后端处理方案。 | ||
搜索关键词: | 用于 多层次 结构 可重构 处理器 并行 处理 方法 | ||
【主权项】:
一种用于多层次异构结构的可重构处理器的并行处理方法,包括如下步骤:步骤一,获取类汇编的代码中间表示IR,并进行指令提取步骤二,对提取出的指令进行分析,根据数据流构建指令依赖图;步骤三,计算迭代间隔,该迭代间隔指单个PE重复执行两条相同指令之间所间隔的时钟周期;步骤四,构建CONFIGIR配置信息,该CONFIGIR配置信息包含执行配置包的可重构运算阵列编号、配置包长度及各条配置信息中的操作指令;步骤五,获取访存信息;步骤六,对CONFIGIR配置信息二进制映射。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510673764.1/,转载请声明来源钻瓜专利网。