[发明专利]在通用可重构处理器上实现高精度除法的配置方法在审
申请号: | 201510713023.1 | 申请日: | 2015-10-28 |
公开(公告)号: | CN105302769A | 公开(公告)日: | 2016-02-03 |
发明(设计)人: | 高静;高天野;史再峰;罗韬 | 申请(专利权)人: | 天津大学 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F9/30 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及可重构计算领域,为提供一种在通用可重构处理器上实现高精度除法的配置方法,通过该配置方法,可以在通用可重构处理器上实现高精度的定点除法,减少处理器位宽对于定点除法精度的限制。本发明采取的技术方案是,在通用可重构处理器上实现高精度除法的配置方法,首先将2×2的可重构处理器阵列配置成一个32bit定点数除法单元,执行完成后会得到有整数精度的商;然后修改执行代码Left-shift R||A的处理单元的配置,Left-shift表示将R左移一位,并将A的最高位补到R的最低位,同时A也左移一位,修改配置相当于被除数利用整数精度的商和余数继续移位减。本发明主要应用于重构计算应用场合。 | ||
搜索关键词: | 通用 可重构 处理器 实现 高精度 除法 配置 方法 | ||
【主权项】:
一种在通用可重构处理器上实现高精度除法的配置方法,其特征是,首先将2*2的可重构处理器阵列配置成一个32bit定点数除法单元,执行完成后会得到有整数精度的商;然后修改执行代码Left‑shift R||A的处理单元的配置,Left‑shift表示将R左移一位,并将A的最高位补到R的最低位,同时A也左移一位,所述修改配置相当于被除数利用整数精度的商和余数继续移位减,得到拥有更高精度的商。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510713023.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种快速比对BOM的方法
- 下一篇:模式选择平衡编码互连