[发明专利]一种电压检测延时屏蔽电路在审

专利信息
申请号: 201510883136.6 申请日: 2016-04-13
公开(公告)号: CN105610419A 公开(公告)日: 2016-05-25
发明(设计)人: 周尧;刘桂芝;黄年亚;王冬峰 申请(专利权)人: 无锡矽林威电子有限公司
主分类号: H03K17/28 分类号: H03K17/28;H03K19/0185
代理公司: 北京联瑞联丰知识产权代理事务所(普通合伙) 11411 代理人: 黄冠华
地址: 214000 江苏省无锡市无锡国家高*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种电压检测延时屏蔽电路,包括第一NMOS管、第二NMOS管、第三NMOS管、第四PMOS管和第五PMOS管;所述第一NMOS管、第二NMOS管和第三NMOS管构成为整个电路提供偏置电流的电流镜;所述第四PMOS管的源极与输入电压信号VIN连接,所述第五PMOS管的源极与输入电压信号TEST PIN连接;所述第四PMOS管的漏极与所述第二NMOS管的漏极连接;所述第五PMOS管的漏极与所述第三NMOS管的漏极连接;所述第五PMOS管的栅极分别与所述第四PMOS管的栅极和漏极连接。本发明电路输出信号时,当输出信号为高时,屏蔽内部延时;输出为低电平时,内部延时电路正常工作。
搜索关键词: 一种 电压 检测 延时 屏蔽 电路
【主权项】:
一种电压检测延时屏蔽电路,其特征在于,包括第一NMOS管(101)、第二NMOS管(102)、第三NMOS管(103)、第四PMOS管(104)和第五PMOS管(105);其中,所述第一NMOS管(101)、第二NMOS管(102)和第三NMOS管(103)构成为整个电路提供偏置电流的电流镜;所述第四PMOS管(104)的源极与输入电压信号VIN连接,所述第五PMOS管(105)的源极与输入电压信号TEST PIN连接;所述第四PMOS管(104)的漏极与所述第二NMOS管(102)的漏极连接;所述第五PMOS管(105)的漏极与所述第三NMOS管(103)的漏极连接;所述第五PMOS管(105)的栅极分别与所述第四PMOS管(104)的栅极和漏极连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡矽林威电子有限公司,未经无锡矽林威电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510883136.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top