[发明专利]一种数据时钟恢复电路及其相位插值器有效

专利信息
申请号: 201511022184.2 申请日: 2015-12-29
公开(公告)号: CN105634451B 公开(公告)日: 2018-08-28
发明(设计)人: 邰连梁;夏洪锋;徐希;任殿升;陶成;陈峰 申请(专利权)人: 龙迅半导体(合肥)股份有限公司
主分类号: H03K5/135 分类号: H03K5/135
代理公司: 北京集佳知识产权代理有限公司 11227 代理人: 王宝筠
地址: 230601 安徽省合*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开的数据时钟恢复电路及其相位插值器,通过编码电路根据并行时钟和采样时钟或多相位时钟组对数据控制信号进行两次采样,确定参考数据值;再根据控制单元输出的相位控制信号生成第一编码和第二编码;由多路复用器根据第二编码选择接收的N个相位时钟中的两个进行输出;由时钟混频器根据第一编码接收两个相位时钟进行加权模拟运算之后生成并输出的新相位时钟;再由差分转单端放大器将时钟混频器输出的小信号放大成全摆幅信号,供给控制单元去判断当前位置的时钟所采样的数据是否是最佳的采样数据,如果不是将进一步控制编码电路来改变相位插值器输出时钟的延迟位置,使时钟超前或者滞后,最终会形成一个时钟动态跟随数据的稳定状态。
搜索关键词: 一种 数据 时钟 恢复 电路 及其 相位 插值器
【主权项】:
1.一种数据时钟恢复电路的相位插值器,其特征在于,与数据时钟恢复电路的控制单元相连,所述相位插值器包括:编码电路;所述编码电路的输入端与所述控制单元相连,用于根据接收的并行时钟对所述控制单元输出的数据控制信号进行采样,生成采样信号,根据接收的采样时钟或者多相位时钟组对所述采样信号进行采样,确定参考数据值;根据所述参考数据值和所述控制单元输出的相位控制信号进行处理,生成第一编码和第二编码;两个多路复用器;每个所述多路复用器的控制端与所述编码电路输出端相连,用于接收并根据所述第二编码,选择接收的N个相位时钟中的两个进行输出;其中,N为大于等于4的偶数;时钟混频器;所述时钟混频器的控制端与所述编码电路输出端相连,所述时钟混频器的输入端与所述多路复用器的输出端相连,所述时钟混频器用于接收并根据所述第一编码,接收所述两个相位时钟进行加权模拟运算之后生成并输出的新相位时钟;两个差分转单端放大器;每个所述差分转单端放大器的输入端与所述时钟混频器的输出端相连,用于将所述时钟混频器输出的小信号放大成全摆幅信号;所述编码电路包括:第一采样单元,用于根据接收的所述并行时钟对所述控制单元输出的所述数据控制信号进行采样,生成采样信号;第二采样单元,用于根据接收的所述采样时钟或者所述多相位时钟组对所述采样信号进行采样,确定所述参考数据值;第一延迟单元,用于将所述参考数据值的高三位延迟所述并行时钟的两个周期,得到高三位延迟值;判断单元,用于根据所述参考数据值的高三位和所述高三位延迟值进行逻辑处理,并判断是否跨象限;第一运算单元,用于根据所述判断单元的判断结果及所述参考数据值的低四位进行逻辑运算,得到低四位运算值;第二运算单元,用于根据所述判断单元的判断结果及所述控制单元输出的所述相位控制信号,得到最低位运算值;独热码逻辑单元,用于根据所述高三位延迟值进行独热码逻辑处理,生成所述第二编码;温度计码逻辑单元,用于根据所述低四位运算值及所述最低位运算值进行温度计码逻辑处理,生成所述第一编码;其中,所述第一编码的最低位为根据所述最低位运算值单独编码生成的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙迅半导体(合肥)股份有限公司,未经龙迅半导体(合肥)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201511022184.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top