[发明专利]用于控制混合存储系统的运行的电路和方法有效

专利信息
申请号: 201580073922.8 申请日: 2015-11-24
公开(公告)号: CN107209734B 公开(公告)日: 2019-02-12
发明(设计)人: M·伯洛特;L·刘;K·A·维瑟斯 申请(专利权)人: 赛灵思公司
主分类号: G06F13/16 分类号: G06F13/16
代理公司: 北京市君合律师事务所 11517 代理人: 顾云峰;吴龙瑛
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请公开了一种用于控制包含不同类型存储器的存储系统的运行的电路。所述电路包括具有第一类型存储元件和第一访问时间的第一存储器(208);具有第二类型存储元件和第二访问时间的第二存储器(212),其中第二类型存储元件与第一类型存储元件的类型不同;使得能够对第一存储器(208)和第二存储器(212)进行访问的存储器控制电路(203);被耦接到第二存储器的延迟缓冲器(214),所述延迟缓冲器用于补偿第一访问时间和第二访问时间的时间差;以及用于合并第一存储器的输出与经过延迟的第二存储器的输出来产生依序的输出数据的电路(216)。本申请同时还公开了一种控制存储系统运行的方法(图7)。
搜索关键词: 用于 控制 混合 存储系统 运行 电路 方法
【主权项】:
1.一种用于控制包含不同类型存储器的存储系统运行的电路,其特征在于,所述电路包括:具有第一类型存储元件和第一访问时间的第一存储器;具有第二类型存储元件和第二访问时间的第二存储器,其中所述第二类型存储元件与所述第一类型存储元件的类型不同;存储器控制电路,其使得能够访问所述第一存储器和所述第二存储器;所述存储器控制电路包括分析器,所述分析器确定存储在所述第一存储器和所述第二存储器中数据规模的阈值,其中如果与所述第一存储器相关联的访问频率被确定为不同于预定的访问频率,则调整所述阈值;延迟缓冲器,其被耦接到所述第二存储器以用于补偿所述第一访问时间和所述第二访问时间之间的时间差;以及用于合并所述第一存储器的输出数据与经过延迟的所述第二存储器的输出数据以产生依序的输出数据的电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201580073922.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top