[发明专利]存储器装置、电荷帮浦电路以及其电压泵激方法有效
申请号: | 201610008971.X | 申请日: | 2016-01-07 |
公开(公告)号: | CN105761755B | 公开(公告)日: | 2019-07-05 |
发明(设计)人: | 邵启意 | 申请(专利权)人: | 力旺电子股份有限公司 |
主分类号: | G11C16/10 | 分类号: | G11C16/10;G11C16/14 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 存储器装置、电荷帮浦电路以及其电压泵激方法。本发明提供一种存储器装置、电荷帮浦电路以及电压泵激方法。电荷帮浦电路包括多个延迟单元、锁存电路以及多个电荷帮浦单元。根据输出时钟信号,延迟单元分别产生多个时钟信号。锁存电路接收时钟信号的最后阶段时钟信号以及锁存致能信号。锁存电路决定是否锁存最后阶段时钟信号或根据锁存致能信号产生输出时钟信号。第一级的电荷帮浦单元接收一个输入电压,以及根据时钟信号以及输出时钟信号。电荷帮浦单元针对输入电压执行电压泵激操作来产生输出电压。 | ||
搜索关键词: | 存储器 装置 电荷 电路 及其 电压 方法 | ||
【主权项】:
1.一种电荷帮浦电路,包含:多个延迟单元,所述多个延迟单元相互串联耦接,其中所述多个延迟单元根据一输出时钟信号分别地产生多个时钟信号;锁存电路,耦接该延迟单元,接收所述多个时钟信号的最后一级时钟信号以及锁存致能信号,其中该最后一级时钟信号由最后一级延迟单元产生,该锁存电路根据该锁存致能信号决定是否锁存该最后一级时钟信号以产生该输出时钟信号;以及多个电荷帮浦单元,所述多个电荷帮浦单元相互串联耦接,其中第一级电荷帮浦单元接收一输入电压,并且所述多个电荷帮浦单元分别根据所述多个时钟信号与该输出时钟信号对该输入电压进行电压泵激操作来产生输出电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于力旺电子股份有限公司,未经力旺电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610008971.X/,转载请声明来源钻瓜专利网。