[发明专利]分离栅快闪存储单元互连的制作方法有效
申请号: | 201610011593.0 | 申请日: | 2016-01-08 |
公开(公告)号: | CN106960848B | 公开(公告)日: | 2019-10-22 |
发明(设计)人: | 张庆勇;周儒领 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L27/11517 | 分类号: | H01L27/11517;H01L27/11521 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 梁少微;王丽琴 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种分离栅快闪存储单元互连的制作方法,只对擦除栅区域进行离子注入形成源极,并不对源带区进行离子注入,以避免现有技术中,对源带区进行了离子注入而损伤了半导体基底,导致源带区生长的源极氧化层厚度高于预期的问题。 | ||
搜索关键词: | 分离 闪存 单元 互连 制作方法 | ||
【主权项】:
1.一种分离栅快闪存储单元互连的制作方法,包括:在包括源极线的存储单元堆栈结构表面上形成牺牲氧化层;源极线包括源带区和擦除栅区域;以覆盖存储单元区域中字线区域、源带区的第一图案化光刻胶为掩模,对擦除栅区域透过牺牲氧化层进行离子注入形成源极后,去除第一图案化光刻胶;刻蚀去除源极线上的牺牲氧化层;在源极线上形成源极氧化层;沉积多晶硅,并去除源带区处的多晶硅,以在擦除栅区域形成擦除栅,在字线区域形成字线,进而形成包括字线、擦除栅、存储单元堆栈结构的存储单元结构;在存储单元结构上依次沉积氧化物及氮化物,并进行干法刻蚀,以在存储单元结构两侧形成由所述氧化物和氮化物构成的存储单元结构侧壁;刻蚀去除源带区表面的源极氧化层,以暴露源带区基底,同时保留擦除栅区域的源极氧化层;在源带区基底表面生成金属硅化物,并在所述源带区填充绝缘材料形成层间介质层,干法刻蚀所述层间介质层形成底部暴露所述金属硅化物的通孔,并以导电材料填充通孔。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610011593.0/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的