[发明专利]半导体结构及其形成方法和光刻偏移的测量方法有效
申请号: | 201610518877.9 | 申请日: | 2016-07-04 |
公开(公告)号: | CN107578986B | 公开(公告)日: | 2019-11-01 |
发明(设计)人: | 吴轶超;倪百兵;张前江;牛艳宁 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司 |
主分类号: | H01L21/027 | 分类号: | H01L21/027;H01L21/66 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 徐文欣;吴敏 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种半导体结构及其形成方法和光刻偏移的测量方法,其中,所述形成方法包括:提供衬底,衬底包括:器件区和测试区;在衬底上形成介质层;提供第一光罩,第一光罩包括多个第一条状图形连接多条第一条状图形的第一连接图形;第一器件图形;提供第二光罩,第二光罩包括:多个第二条状图形和连接多个第二条状图形的第二连接图形;第二器件图形,用于在器件区形成第二器件;以第一光罩为掩膜对所述介质层进行刻蚀;以第二光罩为掩膜对介质层进行刻蚀,在测试区介质层中形成多个第二结构凹槽;多个第二结构凹槽的所述相对位移形成凹槽等差数列。本发明可以根据位移等差数列中结构位移绝对值最小的第二金属线的位置获取第二金属线的整体偏移。 | ||
搜索关键词: | 半导体 结构 及其 形成 方法 光刻 偏移 测量方法 | ||
【主权项】:
1.一种半导体结构的形成方法,其特征在于,包括:提供衬底,所述衬底包括:器件区和测试区;在所述衬底上形成介质层;提供第一光罩,所述第一光罩包括:多个第一结构图形,所述第一结构图形包括:多个第一条状图形,所述第一条状图形相互平行,且相邻第一条状图形之间的距离相等;连接多条所述第一条状图形的第一连接图形;第一器件图形,用于在器件区形成第一器件凹槽;提供第二光罩,所述第二光罩包括:多个第二结构图形,所述第二结构图形包括:多个第二条状图形和连接多个所述第二条状图形的第二连接图形,相邻第二条状图形之间的距离相等,且第二条状图形间距等于第一条状图形间距;第二器件图形,用于在器件区形成第二器件凹槽;以所述第一光罩对所述介质层进行第一图形化处理,在测试区介质层中形成多个第一结构凹槽,所述第一结构凹槽包括多个第一条形凹槽和连接所述多个第二条形凹槽的第一连接凹槽,在器件区形成多个第一器件凹槽;以所述第二光罩对所述介质层进行第二图形化处理,在测试区介质层中形成多个第二结构凹槽,所述第二结构凹槽包括多个第二条形凹槽和连接所述多个第二条形凹槽的第二连接凹槽,多条所述第二条形凹槽分别位于相邻所述第一条形凹槽之间,在所述器件区介质层中形成第二器件凹槽;相邻第一条形凹槽之间具有凹槽平分线,所述凹槽平分线到所述相邻第一条形凹槽的距离相等;所述第二结构凹槽具有相对位移,所述相对位移是:在相邻第一条形凹槽之间,第二条形凹槽的中心线到所述凹槽平分线的位移;所述多个第二结构凹槽的所述相对位移形成凹槽等差数列;形成多个位于所述第一条形凹槽中的第一金属线;在所述第二条形凹槽中形成第二金属线;在所述第一连接凹槽中形成第一连接线;在所述第二连接凹槽中形成第二连接线;在所述第一器件凹槽中形成第一光刻结构;在所述第二器件凹槽中形成第二光刻结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司,未经中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610518877.9/,转载请声明来源钻瓜专利网。
- 上一篇:用于特种砂浆物料称量的称重装置
- 下一篇:一种养猪专用称重仪
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造