[发明专利]一种基于IGBT闩锁效应的触发器有效

专利信息
申请号: 201611010264.0 申请日: 2016-11-17
公开(公告)号: CN106603041B 公开(公告)日: 2019-07-19
发明(设计)人: 荣丽梅;刘魁;孟志俊;刘博;邓珣 申请(专利权)人: 电子科技大学
主分类号: H03K3/037 分类号: H03K3/037;H03K5/135
代理公司: 电子科技大学专利中心 51203 代理人: 闫树平
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于集成电路技术领域,具体涉及一种基于IGBT闩锁效应的触发器。包括第一锁存器结构和第二锁存器结构;第一锁存器结构与第二锁存器结构相连。第一锁存器结构包括第一PMOS管P1,第一IGBT管IGBT1,第二锁存器结构包括第二PMOS管P2,第二IGBT管IGBT2;且第一IGBT管和第二IGBT管能够引起闩锁效应。本发明电路结构非常简单,有利于节省芯片面积,降低制造成本,提高电路的集成度,该结构有望于作为数字电路的标准单元应用到时序逻辑电路中;且由于电路简单,互联简单,因此可靠性高。
搜索关键词: 一种 基于 igbt 效应 触发器
【主权项】:
1.一种基于IGBT闩锁效应的触发器,其特征在于:包括第一锁存器结构和第二锁存器结构;第一锁存器结构与第二锁存器结构相连;所述的第一锁存器结构包括第一PMOS管P1,第一IGBT管IGBT1,第二锁存器结构包括第二PMOS管P2,第二IGBT管IGBT2;且第一IGBT管和第二IGBT管能够引起闩锁效应;第一PMOS管的栅极接时钟信号,源极接高电平端,漏极作为第一锁存器结构的输出端;第一IGBT管的阳极接第一PMOS管的漏极,阴极接低电平端,栅极接输入D信号;第二PMOS管的栅极接时钟信号,源极接高电平端,漏极作为D触发器的输出端;第二IGBT管的阳极接第二PMOS管的漏极,阴极接低电平端,栅极接第一锁存器结构的输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611010264.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top