[发明专利]一种管理坏列地址的方法及其装置有效
申请号: | 201611041119.9 | 申请日: | 2016-11-21 |
公开(公告)号: | CN106775454B | 公开(公告)日: | 2019-07-19 |
发明(设计)人: | 陈文捷;王浩远;何毅阳;陈景波 | 申请(专利权)人: | 建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 阳开亮 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种管理坏列地址的方法及其装置。其中,所述管理坏列地址的方法包括:获取非线性闪存中所有列地址对应的列地址标识;所述列地址标识用于表示所述列地址对应的存储空间是否损坏;所述列地址标识为单个列地址标识顺序组合后形成的列地址标识序列;根据所述列地址标识确定与所述列地址标识匹配的目标编码方式;通过所述目标编码方式对所述列地址标识进行编码;当编码前的所述列地址标识对应的第一数据长度大于编码后的所述列地址标识对应的第二数据长度时,存储编码后的所述列地址标识;当该第一数据长度小于该第二数据长度时,存储编码前的所述列地址标识。通过上述方式,能够节省存储坏列信息所占用的存储空间,提高其内存利用率。 | ||
搜索关键词: | 一种 管理 地址 方法 及其 装置 | ||
【主权项】:
1.一种管理坏列地址的方法,其特征在于,所述方法包括:获取非线性闪存中所有列地址对应的列地址标识;其中,所述列地址标识用于表示所述列地址对应的存储空间是否损坏;所述列地址标识为单个列地址标识顺序组合后形成的列地址标识序列;根据所述列地址标识确定与所述列地址标识匹配的目标编码方式;通过所述目标编码方式对所述列地址标识进行编码;当第一数据长度大于第二数据长度时,存储编码后的所述列地址标识;其中,所述第一数据长度为编码前的所述列地址标识对应的数据长度;所述第二数据长度为编码后的所述列地址标识对应的数据长度;当所述第一数据长度小于所述第二数据长度时,存储编码前的所述列地址标识。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司,未经建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611041119.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种混合存储阵列的构建方法
- 下一篇:具有可调整内存边界的嵌入式存储器块