[发明专利]同时实现无杂散、高信噪失真比的低通ΣΔ调制器在审

专利信息
申请号: 201611136237.8 申请日: 2016-12-12
公开(公告)号: CN106788444A 公开(公告)日: 2017-05-31
发明(设计)人: 陈雅雅;韩雁;张世峰;曹天霖;倪明;徐浩 申请(专利权)人: 浙江大学
主分类号: H03M3/00 分类号: H03M3/00
代理公司: 杭州求是专利事务所有限公司33200 代理人: 林松海
地址: 310058 浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种同时实现无杂散、高信噪失真比的低通ΣΔ调制器。该ΣΔ调制器包括由环路滤波器和量化器组成的普通ΣΔ调制器;由dither模块和延时单元Z‑1以及加法器组成的高通滤波dither模块;高通滤波dither模块的输出和环路滤波器的输出之和作为量化器的输入。普通ΣΔ调制器由于输入序列的周期长度有限导致的杂散会从调制器的输入传递到输出,导致输出信号的信噪失真比急剧下降。提出的高通滤波dither模块通过在量化器之前引入白噪声,增加了有效周期长度,消除了杂散,同时该dither经过高通滤波,把dither引入的白噪声整形到高频,减小了低频带内噪声,增加了信噪失真比。
搜索关键词: 同时 实现 无杂散 高信噪 失真 调制器
【主权项】:
一种同时实现无杂散、高信噪失真比的低通ΣΔ调制器,其特征在于:包括高通滤波dither模块、环路滤波器、量化器,所述的高通滤波dither模块包括dither产生模块、延时单元Z‑1和一个2输入的加法器;其中dither信号作为延时单元Z‑1、2输入加法器的输入;延时单元Z‑1输出的值取负作为2输入加法器的另外一个输入;加法器的输出作为所述的高通滤波dither模块的输出;所述的量化器的输入是2输入加法器的输出;2输入加法器输入为环路滤波器的输出和高通滤波dither模块的输出;量化器的输出即为所述的低通ΣΔ调制器的输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611136237.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top