[发明专利]一种异构多核芯片的多级低功耗管理单元及其方法有效

专利信息
申请号: 201611198231.3 申请日: 2016-12-22
公开(公告)号: CN106774808B 公开(公告)日: 2019-11-26
发明(设计)人: 陈辰;张晓旭;冯炯 申请(专利权)人: 杭州朔天科技有限公司
主分类号: G06F1/3237 分类号: G06F1/3237;G06F1/324;G06F1/3287
代理公司: 33213 杭州浙科专利事务所(普通合伙) 代理人: 孙孟辉<国际申请>=<国际公布>=<进入
地址: 310012 浙江省杭州市*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种异构多核芯片的多级低功耗管理单元,所述异构多核芯片包括1个主系统和n个子系统,主系统和每个子系统中均有一个功耗管理单元,主系统中有m个IP。本发明主要针对多核异构处理器低功耗控制,提出了一种便捷、有效的控制模块和方法。
搜索关键词: 一种 多核 芯片 多级 功耗 管理 单元 及其 方法
【主权项】:
1.一种使用异构多核芯片的多级低功耗单元的多级低功耗管理方法,所述异构多核芯片的多级低功耗管理单元,所述异构多核芯片包括1个主系统和n个子系统,主系统和每个子系统中均有一个功耗管理单元,主系统中有m个IP;所述主系统的功耗管理单元中包含一个时钟管理单元、n+m+1个门控时钟模块,m个电源管理模块;所述时钟管理单元通过n个所述门控时钟模块与n个子系统连接,所述时钟管理单元通过m个所述门控时钟模块和m个电源管理模块与m个IP连接,所述时钟管理单元用于提供时钟开关使能信号、电源开关使能信号、调节时钟频率、接收唤醒信号,其特征在于:所述主系统的功耗管理单元控制各个主系统IP的时钟与电源关断,具体为:主系统CPU0告知时钟管理单元,需要关闭某个主系统IP的时钟与电源,控制器等待该主系统IP进入IDLE状态后,关闭其时钟与电源;每个子系统有n个IP,每个子系统的功耗管理单元控制对应子系统各个IP的时钟与电源关断、以及关闭自身CPU的时钟;主系统CPU0 可通过配置时钟管理单元,调整子系统和主系统CPU0自身的时钟频率,在对性能要求较高的应用下,使用较高的时钟频率,在对性能要求不高时降低时钟频率。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州朔天科技有限公司,未经杭州朔天科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611198231.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top