[发明专利]一种全数字锁相环及其锁相方法有效
申请号: | 201611249782.8 | 申请日: | 2016-12-29 |
公开(公告)号: | CN106656171B | 公开(公告)日: | 2020-01-03 |
发明(设计)人: | 陈文捷 | 申请(专利权)人: | 建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 44237 深圳中一专利商标事务所 | 代理人: | 赫巧莉 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种全数字锁相环及其锁相方法。该方法包括:根据输入的频率控制字以及参考时钟计算第一频率差;根据滤波系数对第一频率差进行滤波得到第二频率差;根据第一频率差、第二频率差计算频率基准值;以及确定比例积分器的使能控制信号;根据使能控制信号对第二频率差进行比例积分运算,并根据运算结果以及频率基准值进行加法运算得到数控振荡器控制字;根据数控振荡器控制字输出数控振荡器控制字对应的第一时钟;第一时钟用于全数字锁相环根据第一时钟以及频率控制字重新计算第一频率差;当重新计算的第一频率差小于或等于预设阈值时,锁定第一时钟。通过上述方式,能够有效加快锁相速度以及简化锁相计算过程。 | ||
搜索关键词: | 一种 数字 锁相环 及其 方法 | ||
【主权项】:
1.一种全数字锁相环,其特征在于,所述全数字锁相环包括:/n依次串联的鉴频器、数字滤波器、比例积分器、加法器和数控振荡器,以及分别与所述鉴频器、所述数字滤波器、所述比例积分器、所述加法器连接的快速锁定电路,所述数控振荡器的输出端还反馈连接所述鉴频器;/n所述鉴频器用于根据输入的频率控制字以及参考时钟计算第一频率差,并将所述第一频率差输出至所述数字滤波器以及所述快速锁定电路;/n所述数字滤波器用于当接收到所述第一频率差以及所述快速锁定电路输入的滤波系数时,根据所述滤波系数对所述第一频率差进行滤波,并将滤波后的第二频率差输出至所述比例积分器以及所述快速锁定电路;/n所述快速锁定电路用于当接收到所述第一频率差以及所述第二频率差时,根据所述第一频率差、所述第二频率差计算频率基准值,并将所述频率基准值输出至所述加法器;/n所述快速锁定电路还用于确定所述比例积分器的使能控制信号,将所述使能控制信号输出至所述比例积分器;其中,当计算得到所述频率基准值时,所述使能控制信号标识使能状态;/n所述比例积分器用于当接收到所述使能控制信号时,对所述第二频率差进行比例积分运算,并将运算结果输出至所述加法器;/n所述加法器用于当接收到所述运算结果以及所述频率基准值时,根据所述运算结果以及所述频率基准值进行加法运算得到数控振荡器控制字,并将所述数控振荡器控制字输出至所述数控振荡器;/n所述数控振荡器用于当接收到所述数控振荡器控制字时,将所述数控振荡器控制字对应的第一时钟反馈输出至所述鉴频器;/n其中,所述第一时钟用于所述鉴频器根据所述第一时钟以及所述频率控制字重新计算所述第一频率差;当重新计算的所述第一频率差小于或等于预设阈值时,所述第一时钟对应的数控振荡器控制字为目标数控振荡器控制字,所述快速锁定电路锁定所述目标数控振荡器控制字对应的目标频率基准值。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司,未经建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611249782.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种启动电路及自偏置锁相环电路
- 下一篇:手镯(艳钰814)