[发明专利]使用校准的单个时钟源同步串行器-解串器协议的高速数据传输有效
申请号: | 201680008223.X | 申请日: | 2016-02-01 |
公开(公告)号: | CN107209225B | 公开(公告)日: | 2021-08-10 |
发明(设计)人: | 乔治·W·康纳 | 申请(专利权)人: | 泰拉丁公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28;G06F1/04;H03M9/00;H04L7/00 |
代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 穆森;戚传江 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种电子系统,该电子系统包括第一半导体器件、第二半导体器件、时钟电路、以及连接在多个串行数据路径中的每个路径中的多个可独立调节的校准电路。第一半导体器件可包括多个串行器‑解串器接口。第二半导体器件可包括耦接到多个串行器‑解串器接口的多个串行数据接口,以在第一半导体器件和第二半导体器件之间提供多个串行数据路径。多个串行器‑解串器接口和多个串行数据接口可从源自时钟电路的时钟信号计时。多个可独立调节的校准电路可被配置为补偿跨多个串行数据路径的定时差异。 | ||
搜索关键词: | 使用 校准 单个 时钟 同步 串行 解串器 协议 高速 数据传输 | ||
【主权项】:
一种电子系统,包括:第一半导体器件,所述第一半导体器件包括:多个串行器‑解串器接口;第二半导体器件,所述第二半导体器件包括:耦接到所述多个串行器‑解串器接口的多个串行数据接口,以在所述第一半导体器件和所述第二半导体器件之间提供多个串行数据路径;和时钟电路;连接在所述多个串行数据路径中的每个路径中的多个可独立调节的校准电路,其中:所述多个串行器‑解串器接口和所述多个串行数据接口从源自所述时钟电路的时钟信号计时,并且所述多个可独立调节的校准电路被配置为补偿跨所述多个串行数据路径的定时差异。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于泰拉丁公司,未经泰拉丁公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680008223.X/,转载请声明来源钻瓜专利网。
- 上一篇:可连体的螺杆
- 下一篇:一种异物自动处理装置