[发明专利]用于高速存储器接口的低功率时钟定时有效
申请号: | 201680041058.8 | 申请日: | 2016-07-08 |
公开(公告)号: | CN107835988B | 公开(公告)日: | 2020-12-08 |
发明(设计)人: | D·韦斯特;V·斯里尼瓦斯;M·布鲁诺利;J·徐 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈炜;袁逸 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了用于自适应通信接口中的方法、装置和系统。提供了一种自适应通信接口,其中,在高速操作模式中提供的高速时钟在低功率操作模式中被抑制。在低功率操作模式中,低速命令时钟用于存储器设备与片上系统、应用处理器或其他设备之间的数据传递。一种用于操作自适应通信接口的方法可包括:使用第一时钟信号来控制至存储器设备的命令在命令总线上的传输。在第一操作模式中,第一时钟信号控制在自适应通信接口上的数据传输。在第二操作模式中,第二时钟信号控制在自适应通信接口上的数据传输。第二时钟信号的频率可大于第一时钟信号的频率。 | ||
搜索关键词: | 用于 高速 存储器 接口 功率 时钟 定时 | ||
【主权项】:
一种用于操作耦合存储器设备和存储器控制器的通信接口的方法,包括:向所述存储器设备传送具有第一频率的第一时钟信号;使用所述第一时钟信号来控制至所述存储器设备的命令在所述通信接口的命令总线上的传输;在第一操作模式中使用所述第一时钟信号来控制第一数据在所述通信接口的数据总线上的传输;以及在第二操作模式中,向所述存储器设备传送具有大于所述第一频率的第二频率的第二时钟信号,以及使用所述第二时钟信号来控制第二数据在所述数据总线上的传输,其中,所述第二时钟信号在所述第一操作模式中被抑制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680041058.8/,转载请声明来源钻瓜专利网。