[发明专利]一种集成电路测试系统总定时准确度测量装置和方法有效
申请号: | 201710024534.1 | 申请日: | 2017-01-11 |
公开(公告)号: | CN106841982B | 公开(公告)日: | 2018-05-22 |
发明(设计)人: | 周厚平;杨志文;李轩冕 | 申请(专利权)人: | 中国船舶重工集团公司第七〇九研究所 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 武汉河山金堂专利事务所(普通合伙) 42212 | 代理人: | 胡清堂 |
地址: | 430205 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种集成电路测试系统总定时准确度测量装置和方法,其装置包括能依次与集成电路测试系统的各个通道连接的采样测量模块、与采样测量模块的输入端连接的外部参考时钟模块、与采样测量模块连接的数据处理模块;其中,外部参考时钟模块输出的参考时钟序列的周期为所述通道输出的数据序列的周期的整数倍;采样测量模块在参考时钟的上升沿/下降沿开始测量每个通道的数据序列;数据处理模块根据采样测量模块测量到的所有通道的数据序列确定总定时准确度。该装置通过在参考时钟的上升/下降沿触发下测量每个通道的数据序列,对测量的数据序列进行准确定时,将表征通道并行定时参数转换成串行测量参数,能提高测量结果准确度和可信度。 | ||
搜索关键词: | 一种 集成电路 测试 系统 定时 准确度 测量 装置 方法 | ||
【主权项】:
1.一种集成电路测试系统总定时准确度测量装置,其特征在于,包括能依次与集成电路测试系统(1)的各个通道连接的采样测量模块(3)、与采样测量模块(3)的输入端连接的外部参考时钟模块(5)、与采样测量模块(3)连接的数据处理模块(6);其中,外部参考时钟模块(5)输出的参考时钟序列的周期为所述通道输出的数据序列的周期的整数倍;采样测量模块(3)在参考时钟的上升沿/下降沿开始测量每个通道的数据序列;数据处理模块(6)根据采样测量模块(3)测量到的所有通道的数据序列确定总定时准确度;所述集成电路测试系统总定时准确度测量装置还包括通道切换模块(2)、控制模块(4),集成电路测试系统(1)的各个通道与通道切换模块(2)的输入端连接,通道切换模块(2)的输出端与采样测量模块(3)的输入端连接;控制模块(4)分别与集成电路测试系统(1)、通道切换模块(2)、采样测量模块(3)、外部参考时钟模块(5)的控制端连接,控制模块(4)用于控制通道的输出数据序列、通道切换模块(2)切换测量的通道、采样测量模块(3)的测量时刻以及外部参考时钟模块(5)输出的参考时钟序列的周期;所述数据处理模块(6)包括获取单元(6.1)、电平中点值确定单元(6.2)、跳变点时间确定单元(6.3)、总定时准确度确定单元(6.4);获取单元(6.1)用于读取采样测量模块(3)测量到的每个通道的数据序列;电平中点值确定单元(6.2)采用密度聚类算法对获取单元(6.1)获取的每个通道的数据序列进行聚类分析,获得的两个簇的中心分别为高电平值和低电平值,高电平值与低电平值的均值即为所述每个通道的电平中点值;跳变点时间确定单元(6.3)根据所述每个通道的电平中点值确定所述每个通道的数据序列中的跳变点,并确定所述每个通道的数据序列中的第一跳变点到最后一个跳变点经过的半周期个数和时间、第一个数据到第一个跳变点的初始跳变时间,同时根据所述每个通道的数据序列中的第一跳变点到最后一个跳变点经过的半周期个数和时间确定每个半周期跳变点理论时间;总定时准确度确定单元(6.4)根据所有的所述每个通道的第一个数据、初始跳变时间和每个半周期跳变点理论时间,或者根据所有的所述每个通道的每个半周期跳变点理论时间和每个半周期跳变点实际时间,确定集成电路测试系统的总定时准确度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七〇九研究所,未经中国船舶重工集团公司第七〇九研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710024534.1/,转载请声明来源钻瓜专利网。