[发明专利]一种FPGA并行阵列模块及其计算方法有效

专利信息
申请号: 201710197297.9 申请日: 2017-03-29
公开(公告)号: CN106843080B 公开(公告)日: 2019-05-14
发明(设计)人: 朱勇杰;伯桂增;招继恩;姚永深;黄敏;侯邦恩 申请(专利权)人: 杰创智能科技股份有限公司
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 佛山帮专知识产权代理事务所(普通合伙) 44387 代理人: 胡丽琴
地址: 510670 广东省广州市科学*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种FPGA并行阵列模块,其连接至上位机,其包括依次设置的对外通信层、任务切分层和计算层;对外通信层用于与上位机进行通讯,其设有ARM主控模块,ARM主控模块用于实现软件自定义功能调用;ARM主控模块用于实现Linux软件流程,其设有接口模块,对外通信层通过接口模块连接至上位机,且ARM主控模块与接口模块之间设有破解模块;任务切分层用于对任务进行切分并均衡调度,任务切分层设有多个FPGA二级主控模块,FPGA二级主控模块用于进行复杂计算;计算层设有多个ASIC模块,ASIC模块用于进行简单计算;每个FPGA二级主控模块连接至多个ASIC模块。本发明采用独立的FPGA二级主控模块,合理分配资源,达到真正的FPGA并行计算,将FPGA的效能发挥到极致,提高了计算能力。
搜索关键词: 一种 fpga 并行 阵列 模块 及其 计算方法
【主权项】:
1.一种FPGA并行阵列模块,其连接至上位机,其特征在于,其包括依次设置的对外通信层、任务切分层和计算层;对外通信层、任务切分层、计算层均设有电源模块和散热模块;对外通信层用于与上位机进行通讯,对外通信层设有ARM主控模块,ARM主控模块用于实现软件自定义功能调用;ARM主控模块用于实现Linux软件流程,其设有接口模块,对外通信层通过接口模块连接至上位机,且ARM主控模块与接口模块之间设有破解模块;破解模块用于封装组织FPGA阵列,调度FPGA资源进行密钥计算,计算出正确的密钥;任务切分层用于对任务进行切分并均衡调度,任务切分层设有多个FPGA二级主控模块,FPGA二级主控模块用于进行复杂计算;计算层设有多个ASIC模块,ASIC模块用于进行简单计算;每个FPGA二级主控模块连接至多个ASIC模块;电源模块用于给ARM主控模块、FPGA二级主控模块、ASIC模块提供工作电源;散热模块用于给ARM主控模块、FPGA二级主控模块、ASIC模块散热。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杰创智能科技股份有限公司,未经杰创智能科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710197297.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top