[发明专利]一种减小数字控制延时对LCL型并网逆变器影响的控制方法在审

专利信息
申请号: 201710430007.0 申请日: 2017-06-09
公开(公告)号: CN107181421A 公开(公告)日: 2017-09-19
发明(设计)人: 赵国树;杨忠;司海飞;孙罡;唐玉娟 申请(专利权)人: 金陵科技学院
主分类号: H02M7/5387 分类号: H02M7/5387
代理公司: 南京众联专利代理有限公司32206 代理人: 蒋昱
地址: 210000 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种减小数字控制延时对LCL型并网逆变器影响的控制方法,步骤1为PWM即时加载调制方式,步骤2为在电容电流负反馈环路串联一阶高通环节(HPF),其输出与控制器Gc(s)的输出相叠加。步骤1消除了数字控制中PWM加载半拍延时,步骤2补偿了电容电流负反馈内环在谐振频率段的零阶保持器半拍延时,通过步骤1与步骤2提高了LCL型并网逆变器谐振频率与控制频率的兼容性。本发明提出PWM即时加载+HPF补偿控制方案,一方面消除了PWM加载半拍延时,另一方面补偿了有源阻尼内环在谐振频率段的延时,提高了开关频率与LCL滤波器谐振频率的兼容性和系统稳定裕度。
搜索关键词: 一种 减小 数字控制 延时 lcl 并网 逆变器 影响 控制 方法
【主权项】:
一种减小数字控制延时对LCL型并网逆变器影响的控制方法,其特征在于:该方法依照以下步骤实施:步骤1为PWM即时加载调制方式:以采样计算延时满足tc1=0.5T为界限,划分PWM比较方式区间,即在占空比dk<0.5时采用高有效比较方式,在dk>0.5情况下采用低有效比较方式,那么在控制整个时间段,占空比dk的可取范围为(0,1),解决了PWM即时加载占空比dk受限问题;步骤2补偿了电容电流负反馈内环在谐振频率段的零阶保持器半拍延时:对于电容电流负反馈有源阻尼内环零阶保持器延时的补偿,提出以一阶高通环节加以补偿,在谐振频率段近似补偿由零阶保持器的等效惯性环节引入的延时。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于金陵科技学院,未经金陵科技学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710430007.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top